[研电赛技术支持] GD32 F450的SPI用DMA访问flash

[复制链接]
 楼主| 715471387 发表于 2020-12-1 17:51 来自手机 | 显示全部楼层 |阅读模式
GD32 F450I-EVAL我通过DMA1的5和6通道访问开发板上的flash-GD25Q16,通过DMA中断往上层发事件告知发送或接收完成,当我写flash的时候我会把recv的memory0_addr配置为固定地址,将recv的memory_inc disable,我想问一下当我这样配置时开了dma上spi TX和RX中断,会导致RX没有传输完成中断产生吗?哪位大神帮我看看,谢谢!
IMG_20201201_175037.jpg
 楼主| 715471387 发表于 2020-12-1 17:55 来自手机 | 显示全部楼层
还有当我在异常状态下通过dma_fifo_status_get()获取fifo发现返回值为0x20,是不是必须返回值为0才能说明接收完成了
 楼主| 715471387 发表于 2020-12-1 22:24 来自手机 | 显示全部楼层
哪位大神帮看下,或者谁认识GD的FAE,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

4

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部