晶振布局问题

[复制链接]
 楼主| vitohu 发表于 2021-8-23 21:40 | 显示全部楼层 |阅读模式
本帖最后由 vitohu 于 2021-8-23 21:55 编辑

请问12M晶振和DSP主控如果不在同一面布局,而是打孔到另一面布局。 这样的布局对EMI 有什么影响?FCC认证是否会超标???
目前有同一方案的2片板子, 其中A板子的晶振和DSP布在不同面,B板子晶振和DSP布在同一面。现在低频辐射发现A板在 264M频点处超标7dB(264M刚好为晶振的22倍频) 。
是否是因为 晶振布局差异导致? 当然两片板子外形也有点差异。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
叶春勇 发表于 2021-8-23 22:56 来自手机 | 显示全部楼层
用进场探头慢慢找把,晶振属于高频电路,环路越小越好
Jack315 发表于 2021-8-24 08:23 | 显示全部楼层
晶振和DSP不在同一面布局造成FCC超标的可能性小。
用 HyperLynx 检查频率最高(长度最长)的走线看 FCC 是否超标。
jjjyufan 发表于 2021-8-24 15:25 | 显示全部楼层
A板超标 不一定全是这个晶振引起,但是有必然联系
一般来讲 晶振距离芯片都是最近,不要穿层,
如果有时钟线输出,最好走中间层,芯片引脚出来串接个33R电阻,
另外 晶振体积要合适 3225就不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

175

主题

473

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部