关于I2C上拉电阻问题

[复制链接]
 楼主| 发表于 2015-10-9 22:39 | 显示全部楼层 |阅读模式
    各位好,最近用上了AT24C02的芯片,这是一款I2C原理的芯片。
    对于类似24C02的I2C芯片接不接上拉电阻的问题,不太清楚,请求各位指点。这个问题是不是还得看单片机的输出极性
等特性。是的话应该怎么看?如果要接的话,那又该接多大的上拉电阻合适呢?
发表于 2015-10-9 23:03 | 显示全部楼层
iic的上拉电阻一般接1.5K或2.2K
发表于 2015-10-10 01:58 | 显示全部楼层
由你选的通讯速率决定,规范的建议是:对于 100 kHz 为 10 kΩ,对于400 kHz 为 2 kΩ。
发表于 2015-10-10 08:25 | 显示全部楼层
经常使用的是2K-4.7K
 楼主| 发表于 2015-10-10 11:23 | 显示全部楼层
ningling_21 发表于 2015-10-10 08:25
经常使用的是2K-4.7K

    但是我看了一下师兄的XC164与at24c02的上拉电阻却是10k,能不能给出详细点说明,如何确定?
 楼主| 发表于 2015-10-10 11:25 | 显示全部楼层
ocon 发表于 2015-10-10 01:58
由你选的通讯速率决定,规范的建议是:对于 100 kHz 为 10 kΩ,对于400 kHz 为 2 kΩ。 ...

有些地方还考虑了PCb上的负载容限,有具体确定的方法吗?
发表于 2015-10-10 11:31 | 显示全部楼层
彭段环 发表于 2015-10-10 11:23
但是我看了一下师兄的XC164与at24c02的上拉电阻却是10k,能不能给出详细点说明,如何确定? ...

这个要看MCU端口驱动能力和IIC时钟速率,速率越快电阻适当减小
发表于 2015-10-10 12:07 | 显示全部楼层
我经常用10K,不放心可以测量一下波形
发表于 2015-10-10 12:54 | 显示全部楼层

IIC是一主多从的总线,要靠上拉电阻实现线与,产生0、1数据,特别是SDA线。
没有上拉电阻,就不能出现高电平,或者不可靠。




发表于 2015-10-10 13:56 | 显示全部楼层
1.5K~4.7K, 另外板子设计好后,再可以根据测试调整,时序,信号上升下降时间!
发表于 2015-10-10 14:31 | 显示全部楼层
彭段环 发表于 2015-10-10 11:25
有些地方还考虑了PCb上的负载容限,有具体确定的方法吗?

IIC用于短距离通讯,PCB的分布电容没你想的那么大,才几百K的速率可以忽略PCB的影响。
发表于 2015-10-10 14:58 | 显示全部楼层
接在有弱上拉的IO口上,不加外部上拉电阻,大部分情况下也是可以的
发表于 2015-10-10 17:16 | 显示全部楼层
cjseng 发表于 2015-10-10 14:58
接在有弱上拉的IO口上,不加外部上拉电阻,大部分情况下也是可以的


看到有人这样用,
但真心觉得不可靠。

发表于 2015-10-10 21:31 | 显示全部楼层
我一直是直接在总线上4.7K上拉,很稳定
发表于 2015-10-10 22:32 | 显示全部楼层
上拉电阻的大小和功耗以及电平转换速率相关,测试出合适的值最好
我一般就经验值 4。7K
发表于 2015-10-11 21:01 | 显示全部楼层
不放心,实测测波形最靠谱
发表于 2015-10-12 08:56 | 显示全部楼层
跟传输速率有关。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

56

主题

137

帖子

0

粉丝
快速回复 返回顶部 返回列表