打印
[ZLG-ARM]

提高电子电路抗干扰能力的方法(转)

[复制链接]
1347|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
ty新气象|  楼主 | 2011-1-17 14:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
一、减小来自电源的噪声  电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。
  电网上的强干扰通过电源进入电路。即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。因此设计电源时要采取一定的抗干扰措施:(如输入电源与强电设备动力线分开;采用隔离变压器;采用低通滤波器;采用独立功能块单独供电等)。
  二、减小信号传输中的畸变
  微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10pF左右,输入阻抗相当高。高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重。它会引起信号畸变,增加系统噪声。当Tpd>Tr时,就成了一个传输线问题,必须考虑信号反射、阻抗匹配等问题。
  信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电子元件的Tr(标准延迟时间)为3到18ns之间。
  在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。
  当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td>Trd的情况,印刷线路板越大系统的速度就越不能太快。
  用以下结论归纳印刷线路板设计的一个规则:信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。

相关帖子

沙发
bit6019| | 2011-1-18 13:26 | 只看该作者
不错,好资料,谢谢楼主

使用特权

评论回复
板凳
杜_U_ME| | 2011-1-19 21:53 | 只看该作者
目前做的项目正好有干扰,正好需要,谢啦

使用特权

评论回复
地板
coco11| | 2011-1-20 11:43 | 只看该作者
学习了。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

532

帖子

1

粉丝