超高速DAC已经成为现代基站和各类无线基础设施(WIFR)系统设计中的主要信号发生器
信号发生器。现在,这些DAC也能实现以前由各种附加电路元件(包括基带处理器)完成的很多功能。
这赋予设计师更大的灵活性,使设计更简单、成本和功耗更低,而且还提高了信号质量。 随着数字接口更多地采用低电压差分信号(LVDS),数据速率可达到1200兆采样/秒甚至更高,同时功耗和电源电压保持较低水平。DAC采用高输入数据速率有助于增加发射路径输入带宽,从而支持更高阶数字预失真(DPD)算法或更宽的校正带宽。
LVDS辐射更小,能提供更好的抗扰度和时序。
现在,信号处理DAC可以在复杂的中频(IF)直接变频架构中工作, 并提供经过完全调制的IF I和Q信号,可直接通过模拟正交调制器和功率放大器(PA)送入天线,无需进行额外的信号调制。 DAC内置LVDS接口能提供更大的灵活性,支持标准32位总线
总线的二分之一或四分之一宽度配置,从而尽量减少小系统中的互连。 |