ESD 器件的主要目的是提供电阻最低的接地分流路径。根据这种理念,我们为电路板设计者提供了一种能够让他们计算ESD瞬变时保护器件的有效电阻的方法。该电阻或动态电阻可用于比较和从当今市面上的大量ESD器件中选择最合适的器件。我们得出的结论是,考虑到其他所有寄生效应之后,动态电阻最低的器件能够为设计者提供一举成功的机会。 在本**中,我们将介绍各种技巧,电路板设计者可以用它们帮助自己实现设计所需的ESD等级,从而保证所选的ESD保护器件能够通过在系统ESD测试。
背景
现代电子设备(从LCD电视到手机)使用的很多芯片集都是采用130nm以下的工艺技术开发而成。这些技术的最低DC电压容差超过3.3V,所以ESD脉冲对这类器件的影响是毁灭性的。并且,“板上”或“片上”ESD保护要求已降至500V,远远低于8kV 现场要求的典型值。
因此,考虑到小型芯片集的弱点,电路板设计者不仅需要外部ESD保护,还需要确保它足够稳定。如先前的白皮书所述,在受保护的数据线路或I/O引脚上安装额定电压为8kV的ESD器件并不能保证在系统测试时芯片集本身会通过8kV的电压。
通常,ESD器件本身不会提供充足的保护,从而导致芯片集过早损坏。本白皮书提供了几点指导意见,设计者可以用它来加强板上ESD保护。
器件布置与布局
器件位置和布局对于让ESD保护器发挥最大效用具有至关重要的作用。为此,设计者最好了解各种寄生电感的板级效应。还特别介绍了电感,因为8kV ESD(即30A)时,仅1nH的电感就会通过关联在PCB迹线上产生30V的尖峰电压。
在决定ESD器件布局时,应该考虑4种寄生电感,即LESD、LGND、LIC和LPORT,其位置如图2所示。
|