0
33
103
中级技术员
使用特权
264
1万
实习生
提示是这样的: instantiate an ODDR2 component; tie the .D0 pin to Logic1; tie the .D1 pin to Logic0; tie the clock net to be forwarded to .C0; tie the inverted clock to .C1 所以应该写成: ODDR2 # ... dan_xb 发表于 2012-3-28 09:59
258
774
高级技术员
他已经给你说了,解决方案。看下报错的内容即可。 GoldSunMonkey 发表于 2012-3-27 23:23
问题解决了,是RST的问题。谢谢各位 duthongbin 发表于 2012-6-3 08:22
猴哥真是务实啊,呵呵。这帖子这么长时间了还关注。是这FPGA的nreset的输入有问题,复位信号有reset和nreset两种,选对了就行了。 28# GoldSunMonkey duthongbin 发表于 2012-6-6 08:58
23
605
发表回复 本版积分规则 回帖后跳转到最后一页
等级类勋章
发帖类勋章
时间类勋章
人才类勋章
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注21ic项目外包
扫码关注21ic视频号
扫码关注21ic抖音号
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才 | 论坛帮助
京公网安备 11010802024343号