发新帖我要提问
12
返回列表
打印
[应用相关]

DSP和FPGA的时钟信号如何产生?

[复制链接]
楼主: bbapple
手机看帖
扫描二维码
随时随地手机跟帖
21
sonicll| | 2022-8-24 09:32 | 只看该作者 回帖奖励 |倒序浏览
有源晶振给FPGA提供时钟,FPGA分频输出时钟给DSP

使用特权

评论回复
22
wengh2016| | 2022-8-25 09:36 | 只看该作者
外部的时钟信号吗   

使用特权

评论回复
23
51xlf| | 2022-8-25 12:12 | 只看该作者
这个一般是DSP提供时钟给fpga   

使用特权

评论回复
24
SantaBunny| | 2023-2-23 19:36 | 只看该作者
关键是时钟同步问题试试用一个晶振

使用特权

评论回复
25
鹿鼎计| | 2024-4-3 15:05 | 只看该作者
最好使用高性能的时钟缓冲区。

使用特权

评论回复
26
Pretext| | 2024-4-4 12:01 | 只看该作者
使用相同的活动晶体振荡器或专用的时钟芯片。

使用特权

评论回复
27
AIsignel| | 2024-4-8 09:01 | 只看该作者
关键是时钟同步试试晶体振荡器

使用特权

评论回复
28
EmmaTT| | 2024-4-8 15:29 | 只看该作者
内部有倍频的电路吧

使用特权

评论回复
29
LinkMe| | 2024-4-13 16:00 | 只看该作者
找到连接外部晶体信号到 fpga 芯片的引脚。

使用特权

评论回复
30
帛灿灿| | 2024-7-1 08:27 | 只看该作者

ESD静电保护器基本上都是通过静电进行吸收和耗散

使用特权

评论回复
31
Bblythe| | 2024-7-1 09:30 | 只看该作者

这类型灌封胶一般分为A、B双组份在进行1:1的配比后再进行灌封的操作

使用特权

评论回复
32
周半梅| | 2024-7-1 11:26 | 只看该作者

同时把异常高压箝制在一个安全水平之内

使用特权

评论回复
33
Pulitzer| | 2024-7-1 12:29 | 只看该作者

从而抑制电路的振荡。

使用特权

评论回复
34
童雨竹| | 2024-7-1 14:25 | 只看该作者

当电路出现异常过压并达到其击穿电压时

使用特权

评论回复
35
Clyde011| | 2024-7-1 16:31 | 只看该作者

对于环氧树脂而言,一般把导热系数为0.5W/M·K的导热性能已经被定义为高导热

使用特权

评论回复
36
公羊子丹| | 2024-7-1 17:24 | 只看该作者

即原/副边交错通断。

使用特权

评论回复
37
万图| | 2024-7-1 18:27 | 只看该作者

般只要关注值、精度、额度功率

使用特权

评论回复
38
Uriah| | 2024-7-1 19:30 | 只看该作者

会占用PCB的空间,成本也会更高。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则