发新帖我要提问
123
返回列表
打印
[技术问答]

为什么IO通常用上拉电阻?

[复制链接]
楼主: wanduzi
手机看帖
扫描二维码
随时随地手机跟帖
41
jkl21| | 2023-12-13 12:04 | 只看该作者 回帖奖励 |倒序浏览
防止输入信号漂移              

使用特权

评论回复
42
yorkbarney| | 2023-12-13 12:20 | 只看该作者
上拉电阻可以提高IO口的驱动能力,保证在连接外部负载时能够提供足够的电流,实现有效的信号传输。

使用特权

评论回复
43
Pretext| | 2024-1-9 14:50 | 只看该作者
一是应用需要,二是上拉抗干扰性能较好。

使用特权

评论回复
44
AloneKaven| | 2024-1-10 08:25 | 只看该作者
上拉可以提高了抗干扰能力吧

使用特权

评论回复
45
LinkMe| | 2024-1-11 11:18 | 只看该作者
加之拉电阻可以进步总线的抗电磁干扰能力。

使用特权

评论回复
46
芯路例程| | 2024-1-11 16:49 | 只看该作者
上拉电阻在电路设计中阐扬着紧张的感化。

使用特权

评论回复
47
LLGTR| | 2024-1-25 18:06 | 只看该作者
IO端口通常使用上拉电阻的原因有很多。

使用特权

评论回复
48
软核硬核| | 2024-1-25 18:22 | 只看该作者
加之上拉电阻是电阻立室,有用的按捺反射波滋扰。

使用特权

评论回复
49
理想阳| | 2024-1-25 18:40 | 只看该作者
经由过程利用上拉电阻,可以削减对于io资本的占用,进步体系的集成度。

使用特权

评论回复
50
chenqianqian| | 2024-1-26 08:41 | 只看该作者
上拉抗干扰性能更好

使用特权

评论回复
51
呐咯密密| | 2024-1-28 20:12 | 只看该作者
抗干扰吧

使用特权

评论回复
52
埃娃| | 2024-1-29 10:15 | 只看该作者
io口的下拉能力更强吧

使用特权

评论回复
53
V853| | 2024-2-2 00:42 | 只看该作者
连接上拉电阻以稳定初始状态到高电平。

使用特权

评论回复
54
鹿鼎计| | 2024-2-2 02:41 | 只看该作者
Pulling up the resistor can prevent the IO port from hanging up。

使用特权

评论回复
55
朝生| | 2024-2-7 09:32 | 只看该作者
有必要增加一个拉出电阻,以保证引脚处于一定的悬浮状态,以实现“线对线”的功能。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则