打印

ISE 设计套件 11.1 问答2

[复制链接]
1691|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
xiaoerqiang|  楼主 | 2012-5-10 20:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
9)为什么赛灵思要对软件收费?  因为软件与IP开发不是免费的。所有企业均须承担固定开支,我们拥有500多名软件与IP开发工程师。如果我们免费提供软件,那么就必须提高芯片的价格以分摊整个开发成本。这样,我们大量的客户将不得不负担这些开发成本,这对客户来说是不公平的。我们的目的不是以软件和IP赢利,而是通过收费来确保所有客户的利益公平化。
  10)何时可以提供软件下载?定价多少?
  ISE设计套件11.1结点锁定许可证的美国零售起价为:逻辑版本2,995美元、嵌入式版本3,395美元、DSP版本4,195美元、系统版本4,595美元。灵活的流动许可证管理方式目前也可提供。客户可从赛灵思网站免费下载ISE设计套件11.1版本的全功能30天评估版本。
  11)哪些第三方工具支持赛灵思FPGA?
  赛灵思联盟计划成员为设计工具、IP内核以及DSP与嵌入式开发等关键技术提供了强大的生态系统支持。设计工具支持涵盖从合成到验证的所有方面。联盟成员包括Cadence Design Systems、Mentor Graphics以及Synopsys等业界领先企业。如欲了解有关所有赛灵思联盟成员的更多信息,敬请访问:www.xilinx.com/alliance.
  12) ISE设计套件中包括哪些新型IP内核?
  ISE设计套件11.1版本中提供了众多全新的IP内核。
  数学函数:Multiply Adder v2.0——执行两个操作数的乘法,并采用XtremeDSP解决方案切片将完全精确的乘积与第三个操作数相加(或相减)。
   Multiply Accumulator v2.0——接受两个操作数,即一个乘数和一个被乘数,获得的乘积用XtremeDSP片加上(或减去)上一个结果。
  视频和图像处理: Color Correction Matrix v1.0——高度优化的常量系数矩阵乘法核心,使用XtremeDSP切片校正视频数据流的色彩; Color Filter Array Interpolation v1.0——高质量硬件块,插在RAW传感器数据和RGB色域之间;Defective Pixel Correction v1.0——针对“实时”运算优化的IP,可根据相邻像素用内插值自动检测并校正缺陷像素; Gamma Correction v1.0——经过全面检测和优化的硬件块,可操作每个像素的值,从而实现伽玛调节; Image Processing Pipeline v1.0——具备丰富特性的专用硬件内核,经精心优化可从CMOS/CCD传感器通过既定的一组参数自动生成图像;o Video Scaler v1.——高质量扩展解决方案,可实施多相和线性插入等多种设计方案,从而实现上下缩放扩展。
  此外,ISE设计套件11.1还显著改进Xilinx CORE Generator System,其中包括:
  通过选择“仅与选定部件兼容的IP”查看所选器件系列的IP内核支持;生成ISE项目文件,以协助项目浏览器(Project Navigator)中IP内核的集成和管理;选中的视频和图像处理内核可生成“EDK Pcore”,以便在Xilinx Platform Studio项目中集成和管理IP内核;以下IP内核具有自动将内核更新为最新版本的功能:Adder Subtractor、Accumulator、Binary Counter、Block Memory Generator、Complex Multiplier、CORDIC、Multiplier以及RAM-based Shift Register等;能借助不同于最初生成内核所使用的项目设置重新生成所有IP内核。
  13) ISE 11.1能为嵌入式开发人员和软件设计人员带来哪些优势?
Base System Builder现在可支持创建双处理器设计方案;Platform Studio现在能向软件开发套件(SDK)导出硬件设计,从而使软件与硬件设计团队能更加独立地工作;赛灵思现将SDK作为独立的配置来实现嵌入式应用软件开发。
  14)是否对MicroBlaze处理器做了任何更改?
  MicroBlaze处理器7.20版的最新特性包括:MicroBlaze/多端口存储器控制器交叉优化,其中包括回写式高速缓存(write-back cache),不仅可减小占位面积,同时还可提高解决方案的性能。Base System Builder现可构建双处理器系统。
  15) ISE 11.1能为DSP设计人员提供哪些优势?
  AccelDSP合成工具如今可在VHDL生成过程中充分发挥CORE Generator系统的LogiCORE作用。每个操作符均针对目标器件进行了优化。这一进程确保了至目标硬件资源的映射。这样,与10.1版本相比,11.1设计套件不仅将Fmax性能提升1倍,而且还可提高性能并减少面积操作符。借助ISE设计套件11.1,System Generator for DSP工具除能在Microsoft Windows上运行之外,还能在Linux上运行。

相关帖子

沙发
xiaoerqiang|  楼主 | 2012-5-10 20:43 | 只看该作者
转发烧友

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

17

帖子

0

粉丝