[技术问答] I2C的外挂拉高电阻值为多少?

[复制链接]
4835|40
gouguoccc 发表于 2024-6-10 23:10 来自手机 | 显示全部楼层
结合芯片要求及通信速率来决定
maqianqu 发表于 2024-6-11 16:03 | 显示全部楼层
使用过小的阻值可能会导致过大的电流流过,这可能会损坏设备或降低其寿命。因此,计算并使用合适的最小阻值是必要的。
cashrwood 发表于 2024-6-11 19:28 | 显示全部楼层
总线电容的大小会影响信号的上升时间和波形。总线电容越大,上拉电阻的阻值应越小,以减小RC延时
maqianqu 发表于 2024-6-12 12:20 | 显示全部楼层
建议使用4.7KΩ的上拉电阻              
dspmana 发表于 2024-6-12 16:46 | 显示全部楼层
信号的传播速度增加,可能需要更大一些的拉高电阻值
backlugin 发表于 2024-6-12 21:09 | 显示全部楼层
如果I2C总线上的设备数量增加,总线电容也会相应增加,这时可能需要选择更小的上拉电阻值来保持信号的完整性。同样,如果I2C总线的传输速率提高,也可能需要选择更小的上拉电阻值。
adolphcocker 发表于 2024-6-13 21:08 | 显示全部楼层
如果使用的是标准的100kHz I2C总线,并且总线电容不超过400pF,那么一个常见的选择是4.7kΩ的上拉电阻。
小灵通2018 发表于 2024-6-13 22:33 | 显示全部楼层
发现不少I2C接口的芯片有内置的上拉电阻。
iyoum 发表于 2024-6-14 12:27 | 显示全部楼层
不同的I2C速度模式(标准、快速、高速)对上升沿时间有不同的要求,这直接影响了可接受的最大阻值。例如,在快速模式下,如果总线电容为18pF,那么最大阻值约为18KΩ。
minzisc 发表于 2024-6-14 15:49 | 显示全部楼层
较大的上拉电阻会减少通过上拉电阻的电流,从而降低功耗。
xiaoyaodz 发表于 2024-6-14 19:32 | 显示全部楼层
I2C总线上的总电容量会影响上拉电阻的选择。较大的电容量需要更大的电阻值来保证足够的充电时间。
kmzuaz 发表于 2024-6-14 22:48 | 显示全部楼层
I2C的外挂拉高电阻值通常建议为1.5KΩ、2.2KΩ、4.7KΩ,具体选择取决于I2C的工作模式和总线电容。
软核硬核 发表于 2024-6-16 16:13 | 显示全部楼层
Iic 的上拉电阻与通信速率有关
鹿鼎计 发表于 2024-7-2 07:59 | 显示全部楼层
上拉电阻的电阻值亦会因电源电压的不同而有所不同。电源电压越高,上拉电阻的电阻值应越大
caigang13 发表于 2024-7-2 08:18 来自手机 | 显示全部楼层
这个和上拉电压和通信速率有关系,有时候还与芯片设计工艺有关系。
digit0 发表于 2024-7-3 10:23 | 显示全部楼层
在 iic 外部的上拉电阻和引脚的电流之间是否存在关系
AIsignel 发表于 2024-7-4 11:22 | 显示全部楼层
外部电阻器可以与两个电阻器并联连接吗
朝生 发表于 2024-7-4 12:54 | 显示全部楼层
上拉阻力应在一定范围内
理想阳 发表于 2024-7-5 23:18 | 显示全部楼层
推荐的最小上拉阻力值通常在2,2 kω 和4,7 kω 之间。
LinkMe 发表于 2024-7-6 09:32 | 显示全部楼层
上拉电阻和母线电容之间的关系是什么
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部