1278
1万
3万
版主
使用特权
Wordsworth 发表于 2024-12-26 07:46 HSI精度有限,PLL倍频后稳定性会下降,建议用外部晶振试试。
Pulitzer 发表于 2024-12-26 07:47 把你的时钟初始化代码贴上来看一下,说不定是参数哪里写错了。
Uriah 发表于 2024-12-26 07:47 换块板子试过吗?硬件问题有可能,比如晶振周边电路布线不对。
643757107 发表于 2024-12-31 19:56 应该是没配置好吧。参考官方的示例的配置试试。
212
1593
5037
高级工程师
帛灿灿 发表于 2024-12-26 07:45 内核电压是不是没跟上?用PLL倍频的话对电源电压的稳定性要求更高。
301
2135
6651
206
1909
5982
发表回复 本版积分规则 回帖后跳转到最后一页
时间类勋章
人才类勋章
发帖类勋章
等级类勋章
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注21ic项目外包
扫码关注21ic视频号
扫码关注21ic抖音号
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才 | 论坛帮助
京公网安备 11010802024343号