machiel 发表于 2013-3-4 20:48
你好,能否指点一下我的这个原理图,帮我看看,哪里问题比较严重。不甚感激 ...
个人意见如下:
看了下图,OP是RAIL-TO-RAIL OP,VOS,IOS都较小,虽然前级有100K级别输入电阻,但IOS是PA级别的,不构成影响。但大电阻本身有噪声,或许应选用金属膜或者低噪声电阻。
电阻比例应精确设置,看前级输入信号和应用环境如何,两电阻的温度特定应尽量保持一致。电阻比例问题倒可以电桥挑选电阻或者软件补偿修正。
OPA4340的输出级有RC形成低通滤波。但看了下ADC貌似不是高阻抗输入,RC的选配可能影响转换速率甚至可能影响精度。个人觉得无需RC级,或者RC设置较小----没实践过这款,仅凭理论分析。
100K电阻是否能匹配输入信号,需要具体问题具体分析。
请高手拍砖! |