Der Schaltplan der Display-Anschlußplatine ist in Abbildung 3 dargestellt. Über den Spannungsteiler aus R1 bis R3 werden die Versorgungsspannungen VBH und VC aus VSH (=V+) heruntergeteilt und mittels IC1a und IC1b gepuffert. IC1c bildet zusammen mit C1 bis C4 und D1 bis D4 eine Ladungspumpe, die die positive Versorgungsspannung verdoppelt und invertiert. Als Wechselspannungssignal wird das Displaysignal M verwendet, das alle 13 Displayzeilen invertiert wird und somit eine Frequenz von ca. 2 kHz hat. An der Anode von D4 liegen bei laufender Schaltung ca. –25V an. Die nachfolgende Schaltung aus IC1d, T1 und T2 erzeugt hieraus die negative Display-Betriebsspannung VSL. IC2 schließlich erzeugt die Logik-Versorgungsspannung für das Display von 3,3V. Das zugehörige Platinenlayout ist einseitig und erfordert daher einige Drahtbrücken. Außer diesen ist auf der Platinenoberseite lediglich noch der Anschlußstecker SV1 sowie der Spannungsregler IC2 zu bestücken, wie in Abbildung 4 gezeigt. Die restlichen Bauteile werden in SMD-Technik auf der Lötseite der Platine bestückt, wie in Abbildung 5 gezeigt. Für den Display- Flachleiter-Anschluß X1 ist ebenso zu verfahren wie oben für IC2 der Controllerplatine beschrieben.
|