GAL内部有上拉吗?

[复制链接]
1500|3
 楼主| 情场探花 发表于 2013-5-21 16:25 | 显示全部楼层 |阅读模式
用GAL10V22D控制几个74芯片。凡是不用的GAL输入引脚已经根据手册都接了地或者VCC。
但是我们发现:必须给GAL的输出都接上上拉或者下拉,否则就很容易受干扰。
但手册里又说它的输出都有 N 沟道上拉的。
这就奇怪!里面到底有没有上拉啊?
 楼主| 情场探花 发表于 2013-5-22 09:28 | 显示全部楼层
继续求助!
 楼主| 情场探花 发表于 2013-5-22 10:33 | 显示全部楼层
以前的板子是用几片74HC04、 74HC08 焊在PCB上的,抗干扰能力很好。
现在改成一片GAL和一个74HC04,而且是用的面包板(临时实验,还没做PCB),就不抗干扰。而且发现:
1、如果GAL的输出都不拉,就最差
2、如果GAL的输出上拉,就好多了
3、如果GAL的输出下来,就最好,但是偶尔也受干扰。

会不会是面包板本身就不抗干扰?不过我已经尽量把电线弄短了呀。
 楼主| 情场探花 发表于 2013-5-22 16:36 | 显示全部楼层
刚才做了两个实验,似乎表明GAL里有17K的上拉电阻。
实验一:让GAL22v10D的10个输出脚都输出0,并且悬空,输入脚全部接VCC,外部供5V。测得VCC的电压是4.3V,ICC为41mA
实验二:一切同实验一,但是10个脚输出1,测得VCC是4.5V,ICC为38mA
所以每个输出引脚在输出0时会多输出 300uA,应该就是上拉电阻产生的。
所以上拉电阻应该是  5V / 300uA = 17K
您需要登录后才可以回帖 登录 | 注册

本版积分规则

473

主题

1261

帖子

6

粉丝
快速回复 在线客服 返回列表 返回顶部