多核DSP的多路同步时钟信号设计

[复制链接]
3792|24
smilingangel 发表于 2015-2-28 14:55 | 显示全部楼层
多核DSP芯片以目前性能较高的TMS320C66系列为例,其中TMS320C6678(以下简称C6678)含有8个处理器。这些处理器可以独立工作,也可以并行联合工作。当它们联合工作时,相互之间通信和握手就非常重要,尤其是在对时间要求较高的场合,时钟的稳定和同步就非常关键。
quray1985 发表于 2015-2-28 20:33 | 显示全部楼层
谢谢楼主的分享
edishen 发表于 2015-2-28 20:39 | 显示全部楼层
12 LVDS/24 CMOS 通道 ADCLK854和6 LVDS/12 CMOS 通道 ADCLK846能以100fs 的抖动提供高定时性能。所有这些时钟缓冲器都可使设计工程师受益于高速 ADC 和 DAC 的全分辨率和性能,同时在100MHz 工作频率下维持每通道12mW 的低功耗。ADCLK854提供两个可选的输入以及睡眠模式功能。IN_SEL 引脚状态决定哪个输入扇出至输出,SLEEP 引脚使能睡眠模式,以关断器件,输入支持各种单端和差分逻辑电平,包括 LVPECL、LVDS、HSTL(高速收发器逻辑)、CML(电流模式逻辑)和 CMOS。

edishen 发表于 2015-2-28 20:39 | 显示全部楼层
时钟buffer的作用
输出缓冲器的作用是加强时钟发生器的带负载能力,同时减少负载对时钟发生器的干扰和影响。
通用驱动是指对同一类产品(不用区别品牌、型号)适用的驱动程序。如摄像头通用驱动适用于绝大部分摄像头(不管品牌、型号)。
edishen 发表于 2015-2-28 20:41 | 显示全部楼层

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部