C6747的JTAG的TRST一直为低的原因

[复制链接]
1828|5
 楼主| Soraka 发表于 2016-4-25 18:49 | 显示全部楼层 |阅读模式
调一块C6747的板子,现在上电复位期间,CVdd比DVdd先上电,上电期间RESET为低,然后为高,所以,RESET、CVdd、DVdd的上电时序是正常的,但是JTAG的TRST一直为低,用示波器量到TRST在DVdd上电的ramp(爬坡)期间有个1.8V的脉冲,但是在其他某些IO上也量到同样脉冲,然后TRST一直为低,用合众达的560仿真器连接一直死,可能因为TRST得原因,TRST对DSP来说是输入,低电平复位,但是不知为什么一直为低,请高手指点是什么原因?
       另外,RESETOUT输出也一直为低。我们使用的电源芯片是TPS65023,DSP的复位是由TPS65023产生的100ms的复位。
Brand2 发表于 2016-4-25 19:14 | 显示全部楼层
TRST在默认状态下就是低电平,用来将DSP的JTAG部分电路保持在复位状态,当仿真器需要使用JTAG部分电路时会把它拉高
Garen2 发表于 2016-4-25 19:40 | 显示全部楼层
楼主可以参考DSP芯片手册外设的JTAG部分
Snow7 发表于 2016-4-25 20:26 | 显示全部楼层
用的什么软件,CCS吗,软件会不会有版本问题呢
zhangmangui 发表于 2016-4-25 21:37 | 显示全部楼层

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
firstblood 发表于 2016-4-25 22:52 | 显示全部楼层
这个需要一点点的排除查找原因的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

178

主题

865

帖子

5

粉丝
快速回复 在线客服 返回列表 返回顶部