tps3824复位不正常,请教原因

[复制链接]
3232|0
 楼主| achen8413 发表于 2007-11-26 19:24 | 显示全部楼层 |阅读模式
我用FPGA出来的7.3M时钟 作为3824的wdi,假如是刚下载完程序不掉电,则3824的/reset脚为正常的高电平,假如掉电再上电,则变为了低电平,而此时wdi仍然有效,而且/reset脚为空载,没有连接到任何芯片上。请问高手,这是为何?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

30

主题

90

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部