如何用Labview产生一个脉宽125ns,脉冲重复频率为10KHz的脉冲信号?

[复制链接]
3048|4
 楼主| li1847768058 发表于 2017-9-11 10:59 | 显示全部楼层 |阅读模式
最近在使用Labview中的Labview FPGA模块,想用Labview产生一个脉宽125ns,脉冲重复频率为10KHz的脉冲信号,然后下载到FPGA里面,开发板的时钟频率是50MHz,希望各位大神指点迷津?谢谢!!
nethopper 发表于 2017-9-14 17:46 | 显示全部楼层
直接用Verilog 或VDHL也很快
linqing171 发表于 2017-9-14 20:56 | 显示全部楼层
50MHz就是20ns,6个时钟就120ns了。
10kHz是50MHz的200倍。
做个计数器,等于6之后输出低,等于199后的下一个时钟清空计数值并同时把输出拉高。
 楼主| li1847768058 发表于 2017-9-18 10:47 | 显示全部楼层
nethopper 发表于 2017-9-14 17:46
直接用Verilog 或VDHL也很快

谢谢!
 楼主| li1847768058 发表于 2017-9-18 10:47 | 显示全部楼层
linqing171 发表于 2017-9-14 20:56
50MHz就是20ns,6个时钟就120ns了。
10kHz是50MHz的200倍。
做个计数器,等于6之后输出低,等于199后的下一 ...

非常感谢回答!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

22

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部