25M的系统时钟晶振会影响32.687K的RTC时钟吗?

[复制链接]
6972|22
 楼主| 不锈钢铁 发表于 2011-6-29 15:46 | 显示全部楼层
20# grant_jx /* Configure PLLs ------------------------------------------------------*/
    /* PLL2 configuration: PLL2CLK = (HSE / 5) * 8 = 40 MHz */
    /* PREDIV1 configuration: PREDIV1CLK = PLL2 / 5 = 8 MHz */

    RCC->CFGR2 &= (uint32_t)~(RCC_CFGR2_PREDIV2 | RCC_CFGR2_PLL2MUL |
                              RCC_CFGR2_PREDIV1 | RCC_CFGR2_PREDIV1SRC);
    RCC->CFGR2 |= (uint32_t)(RCC_CFGR2_PREDIV2_DIV1 | RCC_CFGR2_PLL2MUL8 |
                             RCC_CFGR2_PREDIV1SRC_PLL2 | RCC_CFGR2_PREDIV1_DIV5);

    /* Enable PLL2 */
    RCC->CR |= RCC_CR_PLL2ON;
 楼主| 不锈钢铁 发表于 2011-6-29 15:47 | 显示全部楼层
20# grant_jx 除了上面这段语句,还有要改动的地方吗?比如.h文件中的值。
STM32的库比较大,我怕有该改没改的地方
xh0123456xh 发表于 2011-7-6 14:07 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部