xilinx fpga在外部引脚上输入时钟和输出时钟如何同相?

[复制链接]
5519|9
 楼主| 钻研的鱼 发表于 2011-8-31 15:53 | 显示全部楼层 |阅读模式
假设在一个pin上面输入时钟,内部可以通过锁相环,然后将锁相环的输出直接送到外部pin上,保证两个pin引脚上的时钟相位完全相同,应作怎样的设置?
诗俊 发表于 2011-8-31 16:40 | 显示全部楼层
定制PLL时,输出相位填0度不就是同相了吗?具体没研究过。
 楼主| 钻研的鱼 发表于 2011-9-3 07:39 | 显示全部楼层
要考虑pll输出到引脚的延迟
opple 发表于 2011-9-4 22:16 | 显示全部楼层
这个我也没研究过
opple 发表于 2011-9-4 22:17 | 显示全部楼层
帮不了楼主呀 不好意思呢
emesjx 发表于 2011-9-5 22:42 | 显示全部楼层
定义一个信号,将该信号赋值给输出引脚,并将该信号约束到输出脚同一个IOB中(两者的相位误差很小!),再将该信号反馈到DCM,这样经过DCM中的PLL保证输入输出同相。
emesjx 发表于 2011-9-5 22:52 | 显示全部楼层
另外,Altera的Cyclone III FPGA中的增强型PLL可以直接引到输出脚,无延时。
 楼主| 钻研的鱼 发表于 2011-9-6 17:28 | 显示全部楼层
定义一个信号,将该信号赋值给输出引脚,并将该信号约束到输出脚同一个IOB中(两者的相位误差很小!),再将该信号反馈到DCM,这样经过DCM中的PLL保证输入输出同相。 ...
emesjx 发表于 2011-9-5 22:42


有没有具体的约束?不是很明白
 楼主| 钻研的鱼 发表于 2011-9-6 17:29 | 显示全部楼层
另外,Altera的Cyclone III FPGA中的增强型PLL可以直接引到输出脚,无延时。
emesjx 发表于 2011-9-5 22:52

altera的器件确实有这个功能,他的锁相环输出有一个专门的引脚,我是想用xilinx器件实现相同功能,
amini 发表于 2011-9-7 08:43 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

64

主题

967

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部