[FPGA] KSZ8795CLX的RMII问题

[复制链接]
1115|2
 楼主| whoisilang 发表于 2019-12-16 10:02 | 显示全部楼层 |阅读模式
KSZ8795CLX有四个10/100PHY口P1/2/3/4,一个1000M口P5,如果P5采用RMII,并且只物理用到了P1/4,P5只用到了TXD5_0/1和RXD5_0/1,那么FPGA是如果区分数据来自P1还是P4呢?

ar_dong 发表于 2019-12-16 11:51 | 显示全部楼层
网络上不区分这个啊,只有ip地址和mac地址啊
插哪个口通哪个口啊
 楼主| whoisilang 发表于 2019-12-16 13:15 | 显示全部楼层
本帖最后由 whoisilang 于 2019-12-16 13:22 编辑
ar_dong 发表于 2019-12-16 11:51
网络上不区分这个啊,只有ip地址和mac地址啊
插哪个口通哪个口啊

P1和P4两个口都接了(如前面图中所画),我想在FPGA中区分是P1还是P4传来的数据。当P1和P4有数据通过P5的RMII送到FPGA时,我如何区分是P1还是P4发来的数据呢?也就是说,从P1 PHY口传来的数据与P4 PHY传来的数据,通过P5传给FPGA之后,如果我在FPGA中想区分是P1还是P4传来的,只能解析其MAC地址才能区分吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

3

主题

9

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部