ddr2 high performace controller的使用

[复制链接]
2859|2
 楼主| gmy2171 发表于 2009-5-9 18:28 | 显示全部楼层 |阅读模式
各位大侠,我是一个刚入FPGA行业的新手,想问DDR2 IP 核的使用问题:DDR2  HIGH PERFORMACE CONTROLLER 要怎么样用?FPGA芯片是CYCLONE 3的;比如现在在SOPC里面加一个CPU和一个DDR2 controller 生成了一个小系统,更名为"DDR2_SDRAM",同时会生成相关的“DDR2_SDRAM.v”和其他相关的程序。现在想对这个"DDR2_SDRAM.v"进行功能仿真,我在顶层中直接例化了这个程序,在例化之前是不是还要进行相关的设置,比如说激活、刷新、预充、模式设置等等一系列的操作?还是我直接发一个local_weq、local_addr、local_wdata、local_be过去,这个IP核就会在里面进行激活、刷新、预充、模式设置等等这些行为动作。因为之前我在一些**上看过说:这个IP核的使用就像操作RAM一样简单。但我就直接例化了它也没有什么波形输出来啊,看不到结果;它里面生成的那个实例我也做了一下功能仿真,好像也没有结果输出。各位大侠帮帮小弟吧,我实在是没辙了,公司的项目逼得很紧啦,这几天吃不好,睡不着都在思考这个问题该怎么解决,拜托各位了。
钻研的鱼 发表于 2009-5-11 18:01 | 显示全部楼层

ddr2非常难于调试。

&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;一个新手做ddr2的设计,我想困难是巨大的。ddr2的时序比较容易懂,最难的是它的物理接口。速率非常高,要对fpga的物理架构非常清楚,才能满目苛刻的时间要求。除非你用开发板的资源,布线长度、引脚配置与开发板一模一样,才有可能短时间内调试出来,否则,光一堆资料就够你看几个月的。<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;如果不是带宽要求,建议你用sdr。<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;
jim.lin 发表于 2009-5-11 20:11 | 显示全部楼层

ddr2 high performace controller的使用

是新手还是高手呀
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

2

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部