Image
Image

XiaoWei369

+ 关注

粉丝 0     |     主题 33     |     回帖 179

我与赛灵思的2012--在领先一代的All Programmable产品中快乐前行
2013-1-5 13:48
  • FPGA论坛
  • 170
  • 16140
  猴哥是我的偶像啊  
  支持猴哥  
  支持猴哥  
  猴哥加油  
开始投票啦!!!论坛最佳贡献活动——2012权威专家评选
2014-5-20 21:48
  • FPGA论坛
  • 46
  • 6848
  坚定的支持猴哥  
开始投票啦!!!论坛最佳贡献活动——2012最受欢迎贴主评
2013-1-23 20:46
  • FPGA论坛
  • 35
  • 5055
  :)  
我与赛灵思的2012--伴我一起成长
2013-1-3 22:48
  • FPGA论坛
  • 106
  • 9888
  支持  
  :lol  
我又来发问了 我想问一下 这两张图是什么意思?
2012-12-27 21:27
  • FPGA论坛
  • 22
  • 3235
  参数设置不对  
Verilog中阻塞与非阻塞式赋值解惑
2012-12-18 12:08
  • FPGA论坛
  • 2
  • 1925
  感谢分享  
Ibert问题
2012-12-21 23:31
  • FPGA论坛
  • 23
  • 4623
  你没有接收么??  
赛灵思(Xilinx)DSP48E级联
2012-12-20 20:03
  • FPGA论坛
  • 3
  • 1977
  每个DSP48E单元包括一个2输入乘法器,其后是多路选择器和3输入加法器/减法器/累加器。DSP48E的乘法器有非 ...  
具有多个电压轨的FPGA和DSP应用的电源设计方法(上)
2012-12-20 20:02
  • FPGA论坛
  • 4
  • 1335
  闭锁现象可以造成直接的显而易见的损害,或长时期的影响系统可靠性。当电流通过CMOS器件的衬底时,会在反向 ...  
  假设转换器1、2和3所使用的是降压开关转换器,则功率分配如图2所示。可见开关调节器消除了相应的功率损耗 ...  
  电源分配预缩工序节点导致了内核电压轨电压从2.5V降到了1.2V甚至低于1.0V。然而,作为负载点(POL)直流/直流 ...  
具有多个电压轨的FPGA和DSP应用的电源设计方法(下)
2012-12-20 20:02
  • FPGA论坛
  • 4
  • 1290
  虽然有些时候是否应用建议的排序并不影响成功供电和预防损害的发生,但是却可以降低启动电流。对比其他启动 ...  
  如图5下半部分所示,许多新的FPGA和DSP已经成功解决了这种启动问题(如:通过顺序排序供电IC电路的各个部分 ...  
  电源电压下降排序是比较难于控制的,主要是因为在电源电压下降的过程中,各电压轨的电压分布主要由电压轨容 ...  
我与赛灵思的2012+我和VIVADO的亲密接触
2013-1-3 22:48
  • FPGA论坛
  • 76
  • 7905
  偶像,讲座  
  坐等讲座  
2
3
近期访客