当VDD=3.3V时即 2.7V〈VDD〈3.6V时
输出时TTL口低电平最大为:0.4V 高电平最小为:3.3-0.4=2.9V
输出时CMOS口低电平最大为:0.4V 高电平最小为:2.4V
我用STM32F10x的SPI2(耐5VI/O)连LTC2440,但它的高电平要求最小为2.5V,若I/O输出为TTL电平即输出为2.9V那就可直连,还有0.4V的余量,但要是CMOS输出就不行了。
看香版主的意思: 当VDD=3.3V时即 2.7V〈VDD〈3.6V时,输出都是TTL电平的,那就是说输出高电平最小为2.9V,是这样的吧?
那么当VDD不在上述电压范围时输出是CMOS口电平
|