[综合信息] Jlink四线SWD需不需要接上下拉电阻啊?

[复制链接]
pentruman 发表于 2023-6-10 16:20 | 显示全部楼层
为了保证SWCLK和SWDIO引脚在空闲情况下的电平为低电平,需要在这两个引脚上分别加上一个10K欧姆的下拉电阻。
chenqianqian 发表于 2023-6-11 19:36 来自手机 | 显示全部楼层
不用加,按照标准电路设计即可。
小小蚂蚁举千斤 发表于 2023-11-30 22:12 | 显示全部楼层
一般不用直接链接下载
chenqianqian 发表于 2023-12-1 07:41 来自手机 | 显示全部楼层
可以不用加,内部有上下拉电阻。
鹿鼎计 发表于 2023-12-4 13:19 | 显示全部楼层
不需要,这些IOs在开机时已经默认上拉或下拉了
V853 发表于 2023-12-4 13:54 | 显示全部楼层
下载程序不同于用于不同目的的其他模块,所以它不需要那么多电流,对吧
理想阳 发表于 2023-12-7 09:27 | 显示全部楼层
SWD接口不需要在复位线和地线上增加下拉电阻。
天天向善 发表于 2023-12-10 20:18 | 显示全部楼层
SWCLK和SWDIO引脚都需要添加一个下拉电阻。
digit0 发表于 2023-12-10 22:02 | 显示全部楼层
三线制SWD和四线制SWD有什么不同?哪一种更常用
SynwitMCU 发表于 2023-12-11 09:10 | 显示全部楼层
digit0 发表于 2023-12-10 22:02
三线制SWD和四线制SWD有什么不同?哪一种更常用

四线应该是多了 RESET 引脚,SWD 端口有上拉会更好
Pretext 发表于 2023-12-11 13:15 | 显示全部楼层
SWDIO和SWCLK需要连接一个拉出电阻,而不是其余的。
weifeng90 发表于 2023-12-12 07:59 来自手机 | 显示全部楼层
一般不用接,和芯片内部结构设计有关系,按照官方推荐设计做就行了。
LinkMe 发表于 2024-2-2 19:43 | 显示全部楼层
按照详细的接口类型以及电气特征,举行精确的io毗连以及旌旗灯号层面的立室。
AIsignel 发表于 2024-2-6 21:02 | 显示全部楼层
在毗连j-link时,必要按照具体情况来选择是不是参加下拉电阻。
芯路例程 发表于 2024-2-6 22:21 | 显示全部楼层
对于SWD数据线和时钟线,可以适当增加一个下拉电阻,以避免信号干扰和误差。
朝生 发表于 2024-2-7 08:14 | 显示全部楼层
一般常用作拉拔,电阻值在10k左右
LLGTR 发表于 2024-2-18 13:25 | 显示全部楼层
无需添加,只需按照标准电路设计即可。
软核硬核 发表于 2024-3-6 07:41 | 显示全部楼层
通常,不需要直接链接下载
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部