关于MSP430F5529的FLL倍频

[复制链接]
 楼主| CrazyCpu 发表于 2016-7-22 22:01 | 显示全部楼层 |阅读模式
MSP430F5529的FLL可以选择XT2作为时钟源,XT2是比较精确地晶振,4.0000xxMhz,倍频到16MHz,但是从P77查看到MCLK=DCOCLK=16.28xxMhz,怎么误差这么大?
请各位赐教。
dirtwillfly 发表于 2016-7-23 12:40 | 显示全部楼层
你看得什么资料?官网提供的datasheet p77页没有这个内容
时钟的精度和配置的时钟源有关系,请先确定下这个精度的时钟配置情况
dirtwillfly 发表于 2016-7-23 12:44 | 显示全部楼层
DCOCLK和xt2没关系,如果MCLK=DCOCLK,那么mclk一定不是用的xt2
dirtwillfly 发表于 2016-7-23 12:46 | 显示全部楼层

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
cehuafan 发表于 2016-7-25 22:40 | 显示全部楼层
怎么是fll不是pll吗?
cehuafan 发表于 2016-7-25 22:41 | 显示全部楼层
lwsn 发表于 2016-7-27 08:19 | 显示全部楼层
DCOCLK是芯片内部的DCO
您需要登录后才可以回帖 登录 | 注册

本版积分规则

6

主题

21

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部