[MCU] DSP的硬件设计和其他的电路板有什么不同的地方?

[复制链接]
 楼主| dengdc 发表于 2019-9-1 19:42 | 显示全部楼层 |阅读模式
DSP的硬件设计和其他的电路板有什么不同的地方?
zhaoxqi 发表于 2019-9-1 19:46 | 显示全部楼层
主要考虑应该是电压的高低和电流的大小吧。
huangchui 发表于 2019-9-1 19:49 | 显示全部楼层
时序是不是也要考虑啊?
jiajs 发表于 2019-9-1 19:53 | 显示全部楼层
电压和时序
zhanghqi 发表于 2019-9-1 19:55 | 显示全部楼层


在DSP电路中,对所有的输入信号必须有明确的处理,不能悬浮或置之不理。
zhenykun 发表于 2019-9-1 19:58 | 显示全部楼层
ARM的设计也有这一点吧,在电磁兼容的角度,引脚悬浮不好……
liliang9554 发表于 2019-9-1 20:00 | 显示全部楼层

注意之一应同时设计上电复位电路和人工复位电路
liliang9554 发表于 2019-9-1 20:05 | 显示全部楼层
在系统运行中出现故障时可方便地人工复位。
jiahy 发表于 2019-9-1 20:08 | 显示全部楼层
DSP时钟可由外部提供,也可由板上的晶振提供。但一般DSP系统中经常使用外部时钟输入,因为使用外部时钟时,时钟的精度高、稳定性好、使用方便。
shimx 发表于 2019-9-1 20:10 | 显示全部楼层
若采用外部时钟,选择晶振时应对其稳定性、毛刺做全面的检验,以便DSP系统可靠地工作。
spark周 发表于 2019-9-1 20:12 | 显示全部楼层
电压待考虑
 楼主| dengdc 发表于 2019-9-1 20:15 | 显示全部楼层
结贴了,多谢大家讨论这么多哈,呵呵
gygp 发表于 2019-9-3 19:22 | 显示全部楼层
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片
chenci2013 发表于 2019-9-3 19:23 | 显示全部楼层
差分走线长度匹配         
biechedan 发表于 2019-9-3 19:23 | 显示全部楼层
如果走线跨越分割地平面不可避免,请用1uF以下电容拼接两个地平面  
wangdezhi 发表于 2019-9-3 19:23 | 显示全部楼层
走出BGA后,走线请保持恒定的宽度,以保持阻抗恒定。  
isseed 发表于 2019-9-3 19:24 | 显示全部楼层
高速差分线串联阻容处理      
xietingfeng 发表于 2019-9-3 19:24 | 显示全部楼层
最大的不同是分布电容和分布电感对电路的影响  
suzhanhua 发表于 2019-9-3 19:24 | 显示全部楼层
高速电路设计实践这本书怎么样   
mituzu 发表于 2019-9-3 19:25 | 显示全部楼层
元器件的布且及导线的布设是很重要的  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

892

主题

13885

帖子

7

粉丝
快速回复 在线客服 返回列表 返回顶部