[FPGA] FPGA回放正弦波及输出正弦波的畸变问题

[复制链接]
 楼主| 以马内利3005 发表于 2015-1-15 10:55 | 显示全部楼层 |阅读模式
FPGA内接收数据后再回放正弦波,波形有很多毛刺,特别是波峰和波谷处,什么原因呢?


在FPGA内生成一个ROM,存放正弦波数据,读取后输出,波形基本正确,但仍然有很多畸变,像是突发式的,何解啊,求指导!!

感谢大虾们!

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
 楼主| 以马内利3005 发表于 2015-1-15 15:26 | 显示全部楼层
 楼主| 以马内利3005 发表于 2015-1-19 22:08 | 显示全部楼层
已解决!
chenzhi658 发表于 2015-1-23 15:37 | 显示全部楼层
以马内利3005 发表于 2015-1-19 22:08
已解决!

什么问题?怎么解决的
 楼主| 以马内利3005 发表于 2015-1-26 22:23 | 显示全部楼层
chenzhi658 发表于 2015-1-23 15:37
什么问题?怎么解决的

时序问题。。。数据存在个别错位。
 楼主| 以马内利3005 发表于 2015-1-26 23:46 | 显示全部楼层
风魔小象 发表于 2015-1-23 20:34
楼主分享经验啊

不使用always @(posedge BCLK)语法,而是用系统时钟来锁定BCLK的上升沿,拉高某寄存器电平(一个系统时钟周期),每检测到一次上升沿传输一个数据,即可。
富富嘟嘟 发表于 2019-11-17 16:50 | 显示全部楼层
以马内利3005 发表于 2015-1-26 23:46
不使用always @(posedge BCLK)语法,而是用系统时钟来锁定BCLK的上升沿,拉高某寄存器电平(一个系统时钟 ...

什么意思呀
GavinZ 发表于 2019-11-19 22:06 | 显示全部楼层
时序约束要做。
 楼主| 以马内利3005 发表于 2021-3-3 16:24 来自手机 | 显示全部楼层
富富嘟嘟 发表于 2019-11-17 16:50
什么意思呀

毕业后就没弄了,全都忘记了
 楼主| 以马内利3005 发表于 2021-3-3 16:25 来自手机 | 显示全部楼层
GavinZ 发表于 2019-11-19 22:06
时序约束要做。

可否详解一下约束方法?感谢。
GavinZ 发表于 2021-3-6 09:21 | 显示全部楼层
以马内利3005 发表于 2021-3-3 16:25
可否详解一下约束方法?感谢。

软件手册里都有你要详解的内容。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:十字架十字架,永是我的荣耀。

18

主题

271

帖子

14

粉丝
快速回复 在线客服 返回列表 返回顶部