发新帖我要提问
12
返回列表
打印

这里的低电平为什么接上拉电阻,高电平为什么接下拉电阻

[复制链接]
楼主: yutian2
手机看帖
扫描二维码
随时随地手机跟帖
21
yutian2|  楼主 | 2017-5-3 19:06 | 只看该作者 回帖奖励 |倒序浏览
chunyang 发表于 2017-5-3 18:54
先禁止芯片,防止上电暂态或非受控下的误操作,正常操作时,自有控制器的IO将片选等芯片使能控制端配置为有 ...

自由控制器的io,应该去看datasheet吗

使用特权

评论回复
22
chunyang| | 2017-5-3 19:30 | 只看该作者
yutian2 发表于 2017-5-3 19:06
自由控制器的io,应该去看datasheet吗

看完整的电路。

使用特权

评论回复
23
yutian2|  楼主 | 2017-5-3 19:55 | 只看该作者
chunyang 发表于 2017-5-3 19:30
看完整的电路。

和OE有关的电路都贴出来了啊

使用特权

评论回复
24
chunyang| | 2017-5-3 20:38 | 只看该作者
yutian2 发表于 2017-5-3 19:55
和OE有关的电路都贴出来了啊

显然没有。看涉及OE的所有网络,必然有直接或间接连接到控制器上的。

使用特权

评论回复
25
zhuyemm| | 2017-5-3 21:04 | 只看该作者
谢谢分享 赞一个

使用特权

评论回复
26
Lbsonggz| | 2017-5-3 23:03 | 只看该作者
确保可靠操作

使用特权

评论回复
27
songchenping| | 2017-5-4 08:08 | 只看该作者
yutian2 发表于 2017-5-3 19:00
哦哦,我还想请问下上面那个输入是通过芯片连到cpu,这个是直接连到cpu,电路都一样,为什么就不用芯片控 ...

要么就发完整电路图,要么就先看完每个器件的DATASHEET,

使用特权

评论回复
28
ruitings| | 2017-5-4 09:09 | 只看该作者
OE~低电平有效,芯片内部一般会做弱上拉,我们为了保证OE~无输出时的电平状态为高电平,会外加一个上拉。OE~低电平是由CPU控制输出的。

使用特权

评论回复
29
yutian2|  楼主 | 2017-5-4 11:06 | 只看该作者
ruitings 发表于 2017-5-4 09:09
OE~低电平有效,芯片内部一般会做弱上拉,我们为了保证OE~无输出时的电平状态为高电平,会外加一个上拉。OE ...

OE~低电平是由CPU控制输出的。具体是怎么控制呢,你认为是cpu内部电路吗,看datasheet吗

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则