高速信号中,串接电阻问题

[复制链接]
12019|28
liuxiang889 发表于 2011-3-28 10:44 | 显示全部楼层
fastolf 发表于 2011-3-30 09:34 | 显示全部楼层
Pl=(Rl-Zo)/(Rl+Zo) :终端并联匹配,Pl为反射系数,Pl=0最佳,即是Rl=Zo时反射最小。(Zo传输线特性阻抗)
ps=(Ro-Zo)/(Ro+Zo) :源端串联电阻匹配,ps=0,即Ro=Zo。
jielove2003 发表于 2011-3-30 11:56 | 显示全部楼层
学习到了··
hwq362202 发表于 2011-4-1 16:31 | 显示全部楼层
lyk07351 发表于 2012-6-21 16:48 | 显示全部楼层
为理解这个,于博士在信号完整性的文档中,用图文说明了是配备电阻做了哪里,有多大等这些问题……
有兴趣的可以搜索了解下
fdsfdsa 发表于 2012-6-25 10:28 | 显示全部楼层
哇,放个限流电阻都有这么大的学问。坐下来学习了。。。
zhihong0105 发表于 2012-7-6 16:53 | 显示全部楼层
学习了!
jeaper 发表于 2012-7-6 19:25 | 显示全部楼层
对于地址线这样的单向传输线,一般加在源端。是因为这样只需要一个电阻就能搞定了,而且功耗也不会太大。加在目的端的话要么功耗太大,要么数量要增加。
但是对于数据线这样的双向传输线,一般不需要加,因为DDR内部是带有ODT的,可以自行设置。如果要加的话,可以串在线路中间,或在两端并行端接。
 楼主| Hu.Te 发表于 2013-9-30 21:32 | 显示全部楼层
jeaper 发表于 2012-7-6 19:25
对于地址线这样的单向传输线,一般加在源端。是因为这样只需要一个电阻就能搞定了,而且功耗也不会太大。加 ...

你的这种说法是很合理的。
从目前所做的项目中可以看出一些端倪的。。

这只是传输线上的一种理论分析,其实在实际的情况下考虑的因素更多。目前的工作经验上告诉了我,其实如果能操作到芯片层次上面确实会看到更多不同部分的内容。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部