打印

电源电路中旁路和退耦

[复制链接]
2763|8
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
pa2792|  楼主 | 2011-5-17 00:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 pa2792 于 2011-5-17 00:32 编辑

什么是旁路?旁路(Bypass),是指给信号中的某些有害部分提供一条低阻抗的通路。
电源中高频干扰是典型的无用成分,需要将其在进入目标芯片之前提前干掉,一般我们采用电容到达该目的。用于该目的的电容就是所谓的旁路电容(Bypass Capacitor),它利用了电容的频率阻抗特性(理想电容的频率特性随频率的升高,阻抗降低,这个地球人都知道),可以看出旁路电容主要针对高频干扰(高是相对的,一般认为20MHz以上为高频干扰,20MHz以下为低频纹波)。
什么是退耦?退耦(Decouple),最早用于多级电路中,为保证前后级间传递信号而不互相影响各级静态工作点的而采取的措施。在电源中退耦表示,当芯片内部进行开关动作或输出发生变化时,需要瞬时从电源线上抽取较大电流,该瞬时的大电流可能导致电源线上电压的降低,从而引起对自身和其他器件的干扰。为了减少这种干扰,需要在芯片附近设置一个储电的“小水池”以提供这种瞬时的大电流能力。
在电源电路中,旁路和退耦都是为了减少电源噪声。
电源蓄能电容储能电容安装的位置:储能电容的作用是为芯片提供瞬态高能量,因此在布线时,要尽量使它靠近芯片。这种提法有时不够确切,更确切的要求是:使储能电容的供电回路面积尽量小。也可以这样说:是储能电容与芯片电源端和地线端之间的联线尽量短。
芯片的影响:储能电容与芯片之间的联线长度是线路板走线的长度加上芯片自身引脚的长度。因此,要减小这个两部分的总长度。因此要选用电源引脚与地引脚靠得近的芯片、不使用芯片安装座、使用表面安装形式的芯片等。
二级储能电容:每片芯片的储能电容在放电完毕后,需要及时补充电荷,作好下次放电的准备。为了减小对电源系统的骚扰,通常也通过电容来提供电荷。为了描述上的方便,称起这个作用的电容为二级储能电容。当线路板上的芯片较少时,一只二级储能电容就可以了,一般安装在电源线的入口处,容量为芯片储能电容总容量的10倍以上。如果线路板上芯片较多,每10 ~ 15片设置一个二级储能电容。这个电容同样要求串联电感尽量小,应该使用钽电容,而不要使用铝电解电容,后者具有较大的内部电感。
电源解耦电容的正确布置:

相关帖子

沙发
ZYP82| | 2011-5-17 10:34 | 只看该作者
真好,我又学习了。

使用特权

评论回复
板凳
gaoyiyiyi| | 2011-5-17 10:43 | 只看该作者
你图里的是去耦电容啊。怎么写成旁路了?

使用特权

评论回复
地板
ZYP82| | 2011-5-17 13:25 | 只看该作者
:)

使用特权

评论回复
5
jiangjie21IC| | 2011-5-18 20:56 | 只看该作者
学习了

使用特权

评论回复
6
beanandpeach| | 2013-1-21 15:19 | 只看该作者
谢谢啦,学习

使用特权

评论回复
7
远去的记忆| | 2013-1-22 12:53 | 只看该作者
谢谢分享,学习了……

使用特权

评论回复
8
tzj2266| | 2013-1-22 15:02 | 只看该作者
学习了

使用特权

评论回复
9
shiyan1532| | 2013-1-22 16:37 | 只看该作者
:)

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:成功,不在于你赢过多少人,而在于你与多少人分享利益,帮过多少人。你与之分享的人越多,帮过的人愈多,服务的地方愈广,那你成功的机会就愈大。

371

主题

8441

帖子

15

粉丝