“大家知道,多个MOS管并联,漏极和源极的走线都需要通过多个MOS管的总电流,理论上计算,如果要达到单个MOS管的电流不偏移平均电流的10%,那么总线上的总阻抗一定要控制在所有MOS管并联后的内阻的10%以内。比如过50A的电流,由我们的RU75N08R
4颗并联, RU75N08典型是8mΩ,并联后就是2 mΩ,那么漏极或源极的走线电阻需要控制在2 mΩ*10%=0.2 mΩ以内才能保证10%的均流误差。如果PCB铜箔厚度和宽度有限,我们可以加焊铜线或通过散热片达到这个低的走线内阻。
”
个人感觉这段分析有问题。 |