2.2 接收端电路设计
接收端FPGA也选用Altera公司的Arria GX系列芯片EP1AGX20CF48416.光收发模块仍选用MXP-243S-X型光收发器。电路连接只需将图3中的RD+、RD-端口直接接到光收发器TLK1501.

图3 光发射器电路图
为了与下级系统匹配,设计串行收发器选用TI公司的TLK1501,支持最高1.2 Gbit·s-1的数据带宽。其内部集成有8 B/10 B编码器、并串转换器、差分输入输出接口、8 B/10 B解码器、串并转换器、时钟管理模块等。内部有自检环路,可方便地进行自检,并集成信号丢失检测,支持热拔插,其电路如图4所示。

图4 光接收器电路图
R201,R202,R204,R205为50Ω匹配电阻,R203为参考电阻200Ω,R206和R207提供终端匹配所需要的偏置电压。 |