打印

Verilog HDL语言always块未声明positive或negative导致的时钟不对准

[复制链接]
2502|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
FangTT|  楼主 | 2012-12-9 17:19 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 FangTT 于 2012-12-9 17:28 编辑

题目:Verilog HDL语言always块未声明positive或negative导致的时钟不对准

程序一直有一个问题,明明对好的时钟,复查了很多遍,但仿真结果就是不对,错开了两个时钟,不知何故。

由于先前没仔细查ModelSim仿真波形,只能又花了一晚上把数据跑了一遍,这次清楚了,但看到了两个奇怪的现象,如下图所示:



其中xk_re_multi和xk_im_multi分别是xk_re和xk_im的延时,xk_re_square和xk_im_square 分别是xk_im_square_w和xk_re_square_w的延时。

但从图中发现,xk_re_multi和xk_im_multi以及xk_re_square和xk_im_square都是在时钟clk200m的下降沿变化的,这是怎么回事?程序中明明都是用的上升沿呀!

看了一下程序,原来是这样:

always @ (clk200m)
  if(!rst200m || !accurate_freq)begin
   xk_re_multi <= 20'd0;
   xk_im_multi <= 20'd0;
   xk_re_square <= 40'd0;
   xk_im_square <= 40'd0;
  end
  else begin
   xk_re_multi <= xk_re;
   xk_im_multi <= xk_im;
   xk_re_square <= xk_re_square_w;
   xk_im_square <= xk_im_square_w;
  end

可以看出,在括号里只写了clk200m,未声明是时钟上升沿还是下降沿。

我感觉应该是导致时序逻辑变成了组成逻辑,即当clk200m变化时执行下面的语句。(不知对不对,不深究了,我的问题解决了就好啦)

1342400142_3233.jpg (55.49 KB )

1342400142_3233.jpg

相关帖子

沙发
GoldSunMonkey| | 2012-12-9 17:36 | 只看该作者
感谢分享

使用特权

评论回复
板凳
HORSE7812| | 2012-12-15 12:01 | 只看该作者

感谢分享

使用特权

评论回复
地板
GoldSunMonkey| | 2012-12-15 16:03 | 只看该作者
HORSE7812 发表于 2012-12-15 12:01
感谢分享

希望你也常来啊

使用特权

评论回复
5
GoldSunMonkey| | 2012-12-15 16:04 | 只看该作者
不错不错

使用特权

评论回复
6
薇儿安蓝| | 2013-1-30 13:52 | 只看该作者

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

45

主题

172

帖子

4

粉丝