各种服务不断匯整至IP网路环境,促使业者开发各种创新的Voice over IP (VoIP)终端产品,包括IP电话、商用与家用VoIP闸道器以及无线IP电话等。市场亦开始朝向将IP系统与语音功能整合的方向发展,例如:PDA等掌上型装置、汽车、全球卫星定位系统以及其它装置。虽然某些具备更高密度语音频道的系统仍需搭配传统的多重处理器与独立的专属RISC与DSP核心,但更多的设计方案在面临成本、功耗及复杂度持续紧缩的限制下,採用单处理器架构更能达成最好的功效。此外,同业竞争压力以及急迫的上市时程,更激发系统设计业者对完整单处理器VoIP平台的迫切需要,协助业者克服不同处理器之间的整合挑战。
单处理器VoIP设计方案能够协助业者达到成本、功耗、效率及上市时程等整体目标。然而,使用单一元件取代独立式DSP尚须克服各种效能上的问题,各种语音处理演算,例如:支援语音压缩与解压缩的各种ITU-T相容语音编/解码器、Line Echo Cancellation、Voice Activity Detection (VAD)以及Comfort Noise Generation (CNG),都可能衍生出可观的讯号处理需求。此外,处理器核心亦须处理各种电信演算作业,例如:DTMF、拨号音产生、来电显示功能、服务品质(QoS)、使用者介面功能(显示、播号键、铃声等)以及连结外部应用系统的API介面。
由于即时效能的确切性对语音应用至关重要,故研发人员不能仅在标准型RISC核心上重新建置现有的DSP应用,就希望达到最佳的效能结果。一套成功的单核心VoIP系统须结合各种DSP导向的强化方案,作为RISC硬体的基础,并开发各种软体的创新化最佳方案,以充份发挥处理器功能。以下**将探讨HelloSoft 如何运用ARM9E(tm)系列处理器核心与各项DSP强化元件,达成上述的各项目标。
核心中的DSP强化技术
建立一套可行的单处理器VoIP平台,首先必须选择适合的RISC核心负责各种讯号处理功能。HelloSoft的参考设计方案中採用ARM926EJ-S(tm),主要原因即为该处理器核心的DSP延伸元件直接嵌入RISC处理器的架构中,其内部的特殊改良设计包括单週期16x16 与32x16 Multiple Accumulate (MAC) 功能、饱和演算函式(例如:saturating add、saturating double add及saturating subtract等功能)以及Count Leading Zeros (CLZ) 指令。这些强化指令可用来迅速开发稳定的控制迴圈以及bit-exact的精准演算法,满足各种先进讯号处理系统的需求,例如:语音编/解码器、迴音消除等。CLZ功能针对固定小数点演算与除法运算进行改良(如图1所示)。
图1
DSP强化延伸技术避免大幅变更核心成熟的五阶式管线以及Harvard**体架构,因此对硬体资源的冲击能够降至最低程度。此套技术并未增加暂存器或状态,也为增加对暂存器的使用限制。ARM9E系列资料路径仅增加少量的区块,包括一套高速32x16 乘数器、CLZ区块以及两组饱和运算区块。因此,ARM926EJ-S核心的运作状况与其他ARM9核心的效能息息相关(ARM9核心採用0.13微米原生型制程,提供220MHz以上的时脉速度)。
ARM9E系列延伸元件亦与其它ARM系列核心中的DSP延伸元件相容,例如:ARM10E(tm)系列及ARM11(tm)系列。这种特性为研发业者提供一套稳固的基础,协助他们建置高效能、低功耗、单处理器型的VoIP系统,并提供最佳化的研发弹性及新技术转移升级的管道。
|