本帖最后由 magic_yuan 于 2013-4-26 09:38 编辑
各位大侠,
见图中,峰值采集电路,M1,M2形成电容CH的泄放电路。,3N163的引脚图。此峰值采集电路为《基于OP和模拟集成电路的电路设计》中的图。
整个峰值采集电路工作方式能看明白,但其PMOS控制的泄放电路疑惑不已。
M1,M2为PMOS---3N163,四个引脚G,D,S,B均引出来了。
1,看图中M2的工作,对M2来讲,K2为M2的S端?因为是CH放电时电流的流向为K2-->K3。但一般MOS的画法K2貌似都是D端?
2,如此看来,那M1的K1端为其S端,K2为其D端?
3,M1的B极为何不直接和K1短接-------OA2一直处于稳定的负反馈状态,VO输出端和K1电位始终相等。
4,是不是对M2的控制电压是V-GD?因为其衬底B和K3极(K3极貌似为D极)连接在一起了。不知道这个MOS可不可以对称控制--虽然MOS管电路结构看似对称,但据我做IC设计的同事讲,有些MOS不能对称控制。
十分感谢!
|