本帖最后由 ddllxxrr 于 2014-11-22 20:50 编辑
16.6.8.5 参考时钟开关
当软件操作需要参考时钟改变,通常的操作是禁止FDPLL96M,编辑DPLLCTRLB.REFCLK选择渴望的参考源并重新激活FDPLL96M.
16.6.8.6 环路分频器比更新
FDPLL96M支持即时更新DPLLRATIO寄存器,所以当FDPLL96M使能时允许编辑环路分频器比率和环路分频器的小数部分,在那时,DPLLSTATUS.LOCK比特被清除并且重新被硬件设置当输出频率达到稳定。DPLL LOCK FAIL 比特在中断标志状态和清除寄存器(INTFLAG.DPLLCK)被设置当一个下降沿被检查到。旗标被清除当软件在中断旗标比特的位置写1.
16.6.8.7 数字滤波器选择
PLL数字滤波器(PI Controller)是自动调节为了提供一个好的妥协在稳定和跳动之间。然而软件操作可以选择跨过滤波器的设置,使用DPLLCTRLB.FILTER字段。的DPLLCTRLB.LPEN字段可以使用绕过TDC模块。
|