由于目前IP摄像头的分辨率正在由标清(D1)逐步进化到高清(1,280×1,024),且必须进行本地实时压缩,因此只能采用硬件压缩方式。如果采用多片DSP处理器,则系统地成本、集成度和功耗都会让用户无法接收。单片低成本FPGA性能也无法满足设计要求。
此时,单片高性能Stratix系列FPGA自然就成了首选方案。Stratix FPGA有相对应的结构化ASIC——HardCopy系列器件,可以帮助用户进一步将成本降低到十分之一,并降低50%的功耗。图4显示了单路高清IP摄像头的功能模块。
同样,视频输入预处理部分(包括滤波、缩放等功能)可以用Altera的VIP套件实现。“1路1,280×1,024/25帧每秒+1路CIF/25帧每秒”H.264视频压缩引擎将在FPGA硬件中实现,可由Altera公司第三方合作伙伴提供。NiosII处理器和VoIP参考设计,可帮助用户实现视频到IP网络的映射,并在以太网上传输。
|