这是什么原因

[复制链接]
837|16
 楼主| zhaoxqi 发表于 2016-2-20 21:25 | 显示全部楼层 |阅读模式
今天做了一个I/O口的输入检测
设置P1DR &= ~(BIT1 + BIT2 + BIT3 + BIT4);
将P1.1-P1.4口悬空,用示波器和电压表测量,发现P1.1-P1.3为高电平,P1.4为低电平
请问这是什么原因
huangchui 发表于 2016-2-20 21:25 | 显示全部楼层
不要悬空
 楼主| zhaoxqi 发表于 2016-2-20 21:26 | 显示全部楼层
I/0端口输入模式如果去检测它的电压,是多少呢
jiajs 发表于 2016-2-20 21:26 | 显示全部楼层
悬空的话电流会对单片机io有影响
zhanghqi 发表于 2016-2-20 21:26 | 显示全部楼层
不用的就把它拉低
wyjie 发表于 2016-2-20 21:26 | 显示全部楼层
对,不用的时候正如楼上所言,拉低即可的,悬空的话,IO口的输出状态不明,才会出现那个问题的
 楼主| zhaoxqi 发表于 2016-2-20 21:27 | 显示全部楼层
嗯,知道了,多谢
ywlzh 发表于 2016-2-21 11:44 | 显示全部楼层
悬空的电压可能低也可能高,一般都要外加上拉电阻的。
lefeng 发表于 2016-2-25 21:43 | 显示全部楼层
不用的IO下拉就好了
i1mcu 发表于 2016-2-25 22:34 | 显示全部楼层
不用的话就没有什么影响了
i1mcu 发表于 2016-2-25 22:38 | 显示全部楼层
电平处于高阻状态了么
angerbird 发表于 2016-2-26 11:17 | 显示全部楼层
这个再看下其他相关寄存器的设置的
angerbird 发表于 2016-2-26 11:18 | 显示全部楼层
还有特别看下这几个IO口的外围有上下拉电阻的设计以及接其他设备没有的。。
309030 发表于 2016-2-27 20:00 | 显示全部楼层
IO口的入状态不明,是随机的
拉克丝 发表于 2016-2-27 20:08 | 显示全部楼层
单片机输入口往往内阻很高,悬空的话会导致在系统运行阶段该接口会受到电磁干扰的影响,产生寄生电压,严重影响系统的稳定性,甚至极端情况会导致单片机被瞬间强干扰击穿。
pmp 发表于 2016-2-28 23:13 | 显示全部楼层
悬空的设置吗?
pmp 发表于 2016-2-28 23:16 | 显示全部楼层
如果引脚不使用,就不要配置了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

808

主题

10636

帖子

4

粉丝
快速回复 在线客服 返回列表 返回顶部