回过头再看这个电路,基本弄懂了输出失真的原因
根据efen网友的解释我再补充一下,
大电容C2充电完后两端电压约为VEQ,
假设即使ie=0,此时C2放电即有发射极最小电压Vemin= VEQ*R3/(R3+R4)=(7.5-0.7)/2=3.4v
而当输入信号ui+VbQ<Vemin+0.7=4.1v 时,发射结反偏,出现截住失真
故为保障输出不产生失真,静态时,VbQ=4.1+4=8.1v,既R2压降为8.1v,R1压降为6.9v,
在E24电阻系列中取R2=8.2K,R1=6.8K.即可。
|