[FPGA] FPGA使用100M时钟软核代码异常

[复制链接]
832|0
 楼主| 1335590199 发表于 2020-11-18 16:37 | 显示全部楼层 |阅读模式
  我使用的是Alter的FPGA,型号是EP4CE22。时钟输入晶振是50M,当FPGA工作在50M主频下时,软核代码正常运行。嫌弃50M比较慢,于是用PLL倍频至100M。硬件代码和软核代码都不变,但是下载进去后,跑一会就死机了,FPGA中开的定时器也不运行了。有时候加个打印函数“printf()”,代码就又可以运行。反复调试也不知道是哪里出了问题,若有大佬看到,还请留下您的留言,感谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

1

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部