FPGA Design Flow 学习笔记(7)

[复制链接]
4981|3
 楼主| 星星之火红 发表于 2012-10-22 21:23 | 显示全部楼层 |阅读模式
同步电路1
当输入脉冲的宽度满足至少有一个时钟周期宽度时使用
“额外”的触发器用来预防亚稳态

同步电路2
 楼主| 星星之火红 发表于 2012-10-22 21:23 | 显示全部楼层
当输入脉冲的宽度可能小于一个时钟周期宽度时使用
FF1 捕获短的脉冲
FF2FF3 完成“同步电路1”的功能


捕获总线
 楼主| 星星之火红 发表于 2012-10-22 21:23 | 显示全部楼层
当输入脉冲一定满足最少一个时钟周期宽度时使用
首先,数据总线由异步时钟进行寄存
其次,向内部电路发出与CLK同步的仅使能一次信号(one-shot enable ),使得数据被捕获(通过CE端口)




同步电路3
使用FIFO以跨越片上不同的域
 楼主| 星星之火红 发表于 2012-10-22 21:24 | 显示全部楼层
提高电路性能的方法
复制触发器
增加流水线级数s
使用I/O触发器
需要考虑的折中
复制触发器增加增加电路面积
流水线引入延时并增加电路面积
同步电路增强可靠性
您需要登录后才可以回帖 登录 | 注册

本版积分规则

101

主题

1782

帖子

22

粉丝
快速回复 在线客服 返回列表 返回顶部