用FPGA 输出的矩形波上升沿和下降沿都有毛刺,怎么解决?

[复制链接]
6897|9
 楼主| zp1982 发表于 2007-11-26 18:29 | 显示全部楼层 |阅读模式
用FPGA&nbsp;输出的矩形波上升沿和下降沿都有毛刺,怎么解决?<br />测晶振输出端波形的波谷和波峰处均有抖动,是电路设计的问题还是布线啊?怎么解决呢?&nbsp;
王紫豪 发表于 2007-11-26 18:55 | 显示全部楼层

你说的是过冲吧?这个是正常现象!

  
weimd 发表于 2007-11-26 21:47 | 显示全部楼层

串电阻

串电阻会好些<br />不过是以牺牲电压上升时间为代价的
王紫豪 发表于 2007-11-26 22:19 | 显示全部楼层

时钟要得其实就是那个“沿”,没关系的!

  
pk.kong 发表于 2007-11-26 22:46 | 显示全部楼层

用PCB软件仿真看看,是否影响,计算一下.

如果有影响,就用终端匹配.<br />软件提供若干种匹配方法,看那种效果好,有好实现.<br />我这样做的,ad6有这类的仿真,candence也有&nbsp;.
 楼主| zp1982 发表于 2007-11-28 16:05 | 显示全部楼层

软件提供若干种匹配方法?

谢谢各位了。<br />5楼说的“软件提供若干种匹配方法”主要是指什么啊?
syzdq 发表于 2007-11-29 09:31 | 显示全部楼层

过冲如果不引起逻辑翻转或IC栓锁甚至烧坏,不端接也行。

当然也不能太临界。<br />相关知识请自己查SI(信号完整性)。
 楼主| zp1982 发表于 2007-11-29 11:07 | 显示全部楼层

感觉好象是振荡啊

仔细看了一下输出波形,感觉好象是振荡啊,持续时间有0.5uS左右才逐渐稳定下来。
syzdq 发表于 2007-11-29 11:57 | 显示全部楼层

已经产生振铃的话就要端接。

  
 楼主| zp1982 发表于 2007-11-29 18:47 | 显示全部楼层

端接 是什么意思啊?

  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

5

主题

9

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部