Image
Image

acute1110

+ 关注

粉丝 7     |     主题 13     |     回帖 2323

如何能领悟,不断的求索中......
屏蔽线时,地线是屏蔽层,还是在屏蔽层里面?
2021-11-30 15:46
  • EMC&可靠性设计
  • 4
  • 7076
  有分信号地和大地就要用大地接屏蔽层,不然就用信号地做屏蔽层。  
EFT未过求指导
2016-3-29 22:42
  • EMC&可靠性设计
  • 4
  • 1566
  串口信号线需要加串阻,一般50~100ohm。  
怎么让IAR自动检查引用的变量类型 和 定义的变量类型是否一致
2016-1-4 17:59
  • EMC&可靠性设计
  • 1
  • 1005
  装个Source insight就能检查出来了。  
EMI 磁珠和电容位置谁在前?
2021-11-30 15:40
  • EMC&可靠性设计
  • 5
  • 7786
  bead前  
请教一下,怎么过快速脉冲群啊
2015-12-12 12:51
  • EMC&可靠性设计
  • 8
  • 5690
  J2口有什么期间在测试后损坏吗?不过的故障现象是什么?  
EMI传导测试,30MHz高频不过
2018-12-4 18:35
  • EMC&可靠性设计
  • 15
  • 7502
  那要看pcb的布局,有可能布局导致的问题,你的面包板测测试结果也贴出来看看 ...  
  共模前接大地比较好,不然内部的noise通过Y电容到大地导致测试不过,先试试看。 ...  
  拓扑结构调整一下,C2,C3与C1的位置调整一下。  
关于RE问题的请教
2021-11-30 15:45
  • EMC&可靠性设计
  • 7
  • 6046
  1,信号完整性和RC滤波虽然冲突,但是只要设计余量充足是可以在千兆网络上加RC滤波以减少EMI的RE。 2,高速 ...  
100M以太网线地1000v浪涌有什么方案
2015-11-18 08:49
  • EMC&可靠性设计
  • 1
  • 1312
  如果是1000V的Surge可以不加任何器件,网络变压器的规格可以做到1500V,极限到2500V ...  
新手请教为DC/DC电源EMC问题
2021-11-30 16:03
  • EMC&可靠性设计
  • 4
  • 9000
  不是实际的原理图无法提供具体帮助。 你的问题可以从以下几个方面着手分析和定位。CE确认做的是110VDC端还 ...  
为什么国产 平板 的主板设计的那么差??????
2015-11-28 19:10
  • PCB技术
  • 50
  • 5398
  是整个团队的追求,任何细节处理不好,都会导致问题,不合理的部分都是前期的考虑不充分,还有各种仿真不到 ...  
两种接地方式的区别
2015-11-9 09:19
  • EMC&可靠性设计
  • 1
  • 1630
  Relief Connect 与 Direct Connet,这两种焊接方式需要和生产工艺充分讨论后实施。 Relief Connect :减少 ...  
请教:PROTEL设计PCB时CLEARANCE CONSTRAINT的爬电距离
2015-9-29 16:21
  • EMC&可靠性设计
  • 4
  • 1565
  以上图标的序号代表的是间距1就是0.01mm,即一丝,这个是空间的爬电距离,如果PCB上面的话一般1mm, 1000V ...  
  C:\Users\YQ\Desktop\爬电距离.JPG  
  ......  
  ......  
USB与PC之间传输 EMI不过,请教
2021-12-1 17:20
  • EMC&可靠性设计
  • 10
  • 7681
  我建议从产品内部找原因 从干扰看内部的地不干净。解决方案是检查高频的地回流路径。 ...  
PCB设计有哪些抗干扰注意事项?
2015-11-10 16:05
  • EMC&可靠性设计
  • 6
  • 1455
  太多了限制条件了,推荐一本书你看看:High speed PCB and System Design Writer: Lee W.ritchey ...  
部件单体ESD性能与接入系统表现不一致,求大神指点
2015-12-25 16:52
  • EMC&可靠性设计
  • 6
  • 1285
  这个整改应该不难。 1,X1到X2的线有可能的话可已加防护用的TVS(X1处),共模电感(靠近X1),磁环(中部 ...  
2
3
近期访客