打印
[其他模拟产品-信号链]

TI推出双通道16位ADC与时钟抖动清除器

[复制链接]
1419|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jameswangchip|  楼主 | 2012-11-5 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
TI推出双通道16位ADC与时钟抖动清除器
ADC 提供最高动态性能,可最大限度提高接收器灵敏度
北京2012 年 11月 2 日电 /美通社/ -- 日前,德州仪器 (TI) 宣布推出两款支持数据转换器 JEDEC JESD204B 串行接口标准的器件,其中ADS42JB69是业界首款采用 JESD204B 接口、支持250 MSPS 最高速度的双通道 16 位模数转换器 (ADC),LMK04828是业界最高性能的时钟抖动清除器,也是首款支持 JESD204B 时钟的器件。二者相结合,可为高速系统实现卓越的系统级性能。针对需要传统并行接口的设计,TI 还推出了业界最快速度并支持 LVDS 接口的 250 MSPS 双通道16位 ADC ADS42LB69。

TI推出双通道 16 位 ADC 与时钟抖动清除器
如欲了解更多详情或申请样片,敬请访问:www.ti.com.cn/jesd204b-pr-cn
ADS42JB69 可最大限度提高系统设计灵活性,是唯一一款整合所有3种 JESD204B子类(0、1与2)的16位 ADC,可实现数据转换器之间的多器件同步。ADS42JB69 还支持面向确定性时延的最新 JESD204B 标准。JESD204B 是业界标准串行通信链路,可简化数据转换器同 FPGA、DSP 以及 ASIC 等其它器件之间的数字数据接口。该标准可减少器件之间的布局布线由,从而大幅降低无线通信、测量测试以及国防航空等应用的输入/输出与板级空间需求。
ADS42JB69 可最大限度提高系统设计灵活性,是唯一一款整合所有3种 JESD204B 子类(0、1与2)的16位 ADC,可实现数据转换器之间的多器件同步。ADS42JB69 还支持面向确定性时延的最新 JESD204B 标准,无论是否使用外部定时信号,均可实现固定传输延迟。该器件还与现有 JESD204A 标准兼容。
ADS42JB69 与 ADS42LB69 的主要特性与优势可最大限度提高接收器灵敏度的最高动态性能:在170 MHz 中频 (IF) 下,两款 ADC 不但可提供89 dBc 比竞争产品高9 dB 的无杂散动态范围 (SFDR) 性能,还支持不含谐波失真2(HD2) 与 HD3的100 dBc SFDR、高达74.9相对满量程分贝数 (dBFS) 的信噪比 (SNR)以及100 dB
的通道隔离;
支持三个数字接口选择的最高设计灵活性:
支持 JESD204B 接口的 ADS42JB69可将数据接口通道数从17个锐减至5个,从而显著缩减板级空间,并降低设计复杂性;
ADS42LB69通过17通道双倍数据速率 (DDR) 低电压差分信号 (LVDS) 或10通道四倍数据速率 LVDS 支持传统并行接口设计。
简单的模拟输入接口:支持可编程满量程范围的高阻抗模拟输入缓冲器不但可简化输入滤波器设计与驱动器电路,同时还可提高性能一致
性和整个模拟输入频率范围内器件间的可重复性;
最低功耗:ADS42JB69每通道功耗775 mW,ADS42LB69每通道功耗740 mW;
引脚兼容系列以确保设计高灵活性:最新 ADC 是一个产品系列的组成部分,该系列包括引脚兼容的高性能14位选项。在170MHz IF 下,双
通道14位250-MSPS ADS42JB49 (JESD204B) 和 ADS42LB49 (LVDS) 可提供89dBc 的 SFDR 性能以及高达73.4 dBFS 的 SNR 性能;
16位 ADS42JB69与 LMK04828相结合,可为系统设计人员提供一种即可使 JESD204B串行接口符合更少材料清单 (BOM) 成本要求,又能确保
无与伦比高性能的便捷途径。LMK04828 不但支持超低抖动及相位噪声,同时还可生成实现多器件同步所需的 JESD204B 子类1系统定时参
考信号 (SYSREF)。
LMK04828 的主要特性与优势
最高性能:245.76 MHz 下,可使用低噪声压控晶体振荡器模块实现不足100fs 的 RMS 抖动(10 kHz 至20 MHz);
性能及功能集成的独特组合:可降低时钟架构的复杂性,同时还可提供能够最大限度提高系统性能、减少系统组件数并降低材料清单 (BOM)
成本的选项;
生成 JESD204B 子类 1SYSREF:高速时钟与 JESD204B SYSREF 伴侣信号配对,可实现多达7个子系统 JESD204B 组件的定时同步;
更高的灵活性:
工作频率为2.5 GHz 或2.9 GHz 的双压控振荡器内核可提供7对可编程时钟输出,能够设置为 LVDS、低电压正射极耦合逻辑 (LVPECL) 或
高摆幅差分信号 (HSDS) 输出格式,从而可实现最高的灵活性;
输出对可配置为器件时钟和 SYSREF 或者两个器件时钟来实施更多高速时钟,充分满足系统需求;
数字延迟、模拟延迟以及零延迟等可编程特性支持各种时钟需求与架构。
工具与支持
以下评估板 (EVM) 可用于加速采用最新16位及14位250 MSPS ADC 的开发:
支持 JESD204B 接口的16位 ADS42JB69SEK 与14位 ADS42JB49SEK;
支持 LVDS 接口的16位 ADS42LB69EVM 与14位 ADS42LB49EVM;
EVM 不但可连接 TSW1400EVM 高速数据采集与模式生成平台实现数据分析,而且还可连接 Altera 与 Xilinx 的 FPGA 开发平台。此外,
ADS42LB69 与 ADS42LB49的 IBIS 模型还可用来验证电路板信号完整性需求。
LMK04828EVM 评估板现已开始提供。时钟设计工具与 CodeLoader 软件可实现定时解决方案的产品选择、设计与仿真。
TI E2E社区的高速数据转换器与时钟及定时器论坛可为工程师提供支持,工程师可向 TI 专家咨询问题。
供货情况与封装
采用9毫米×9毫米 QFN 封装的16位 ADS42JB69 (JESD204B) 及 ADS42LB69 (LVDS) 与14位 ADS42JB49 (JESD204B) 及 ADS42LB49 (LVDS)
均已开始提供样片。ADS42JB69与 ADS42LB69以及 ADS42JB49与 ADS42LB49将于2013年第3季度投入量产。
采用9毫米×9毫米 QFN 封装的 LMK04828现已开始提供样片,并将于2013年第1季度供货。对于需要 VCO(工作频率在1.9 GHz 或2.5 GHz 下)
的系统,LMK04826将于2013年第1季度早期时候提供样片,并将于该季度末投入量产。
通过以下链接了解有关 TI 数据转换器与时钟产品系列的更多详情:
申请样片订购 EVM 板:www.ti.com.cn/jesd204b-pr-cn
下载 ADS42JB69和 ADS42JB49数据表: www.ti.com.cn/product/cn/ads42jb69
下载 LMK04828和 LMK04826数据表: www.ti.com.cn/product/cn/lmk04828
下载 ADS42LB69和 ADS42LB49数据表: www.ti.com.cn/product/cn/ads42lb69
观看视频了解 ADC 与时钟如何为您的系统带来优势:www.ti.com/jesd204b-pr
商标
TI E2E 是德州仪器的商标。所有其它商标与注册商标均归其各自所有者所有。
关于德州仪器公司
德州仪器 (TI) 半导体创新技术为未来世界开启无限可能。携手全球90,000家客户,TI 致力打造更智能、更安全、更环保、更健康以及更
精彩的生活。TI 把构建美好未来的承诺付诸于日常言行的点滴,从高度负责地生产半导体产品,到关爱员工、回馈社会。这一切仅是 TI
实践承诺的开始。
TI 在纳斯达克证交所上市交易,交易代码为 TXN。
更多详情,敬请查阅 http://www.ti.com.cn
TI 半导体产品信息中心免费热线电话:800-820-8682。
消息来源: 德州仪器半导体技术(上海)有限公司

相关帖子

沙发
airwill| | 2013-1-15 09:06 | 只看该作者
功能很强大, 要顶一下

使用特权

评论回复
板凳
whb0521| | 2013-1-18 20:33 | 只看该作者
看介绍不错,顶一下

使用特权

评论回复
地板
hawksabre| | 2013-1-20 19:20 | 只看该作者
资料介绍的不错哦   谢谢了   呵呵   顶一个    还需要努力   感觉ti很给力   哦呵呵   新品不断啊   哦呵呵

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:新浪微博:阿牛哥在北京 http://www.weibo.com/brotherbull QQ:1047177125

2614

主题

5761

帖子

226

粉丝