[ZLG-ARM] 请教LPC2368的PLL设置问题.

[复制链接]
 楼主| LPcfANS 发表于 2008-1-16 09:59 | 显示全部楼层 |阅读模式
看斟误手册上说:CCO最高不超过290M.<br />现在我设置M=12,N=1,外部输入晶振是12M.<br />CCLKDivValue=5.<br />那么<br />Fcclk=&nbsp;&nbsp;&nbsp;&nbsp;48000000HZ<br />Fcco=&nbsp;&nbsp;&nbsp;&nbsp;288000000HZ<br />对吗?<br />谢谢.
 楼主| LPcfANS 发表于 2008-1-16 10:13 | 显示全部楼层

资料.

 楼主| LPcfANS 发表于 2008-1-16 10:14 | 显示全部楼层

资料.

kukucat 发表于 2008-1-16 10:17 | 显示全部楼层

Fcco的计算时,M不是设置Fcclk对于晶振的倍频系数吗?

怎么感觉LZ对于M值好像是随意设的啊?!--倍频是4么,M值应该是(4-1=3)啊?!--只用过LPC2200系列,LPC2200系列是这么设置的~~~他还有P值,不知和LZ的N值是不是同一个?!
 楼主| LPcfANS 发表于 2008-1-16 10:22 | 显示全部楼层

应该和LPC2200一样的.我用KEIL自带例子上.

有一个PLL的表.但是&nbsp;是以前的.CCO超过了290M.<br />我看了斟误手册上说的.<br />CCO不能超过290,<br />Fcclk不能超过60M.(老周工程师说的)
kukucat 发表于 2008-1-16 17:37 | 显示全部楼层

是的啊,LPC2200系列有几种启动方式~~

不同的启动方式,各自的频率范围也是不一样的`~~
zlgarm 发表于 2008-1-17 10:51 | 显示全部楼层

PLL

LPcfANS&nbsp;您好!<br />&nbsp;&nbsp;&nbsp;1、您的以上设置是正确的<br />&nbsp;&nbsp;&nbsp;2、Fcclk为60MHz是针对Y版的现在的B版可以跑到75MHz<br />&nbsp;&nbsp;&nbsp;3、您可以参考参数设置<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&lt1&gt首先确定您的晶振频率如#define&nbsp;Fin&nbsp;12000000<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&lt2&gt设置内核时钟,内核时钟必须小于80MHz(为了计算合适&nbsp;的M值,Fcclk最好为Fosc的偶数倍)如#define&nbsp;Fcclk&nbsp;(Fin&nbsp;×6)<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&lt3&gtFcco是Fcclk在275~550之间的最小倍数(288MHz时性能最佳)如#define&nbsp;Fcco&nbsp;(Fcclk&nbsp;×4)<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;By&nbsp;zlgarm_ljt
学生娃 发表于 2015-1-14 11:24 | 显示全部楼层
#define Fosc    12000000
#define Fcclk   (Fosc * 4)       //  48MHz
#define Fcco    (Fcclk* 6)       // 288MHz
您需要登录后才可以回帖 登录 | 注册

本版积分规则

69

主题

1614

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部