晶振调试问题

[复制链接]
 楼主| lizye 发表于 2017-8-5 23:41 | 显示全部楼层 |阅读模式
原代码:
WDTCTL = WDTPW+WDTHOLD;                   // Stop WDT
  
  PMAPPWD = 0x02D52;                        // Enable Write-access to modify port mapping registers
  P4MAP7 = PM_MCLK;
  PMAPPWD = 0;   
UCSCTL3 |= SELREF_2;                      // Set DCO FLL reference = REFO
  UCSCTL4 |= SELA_2;                        // Set ACLK = REFO  *********

  // Increase Vcore setting to level1 to support fsystem=12MHz
  // NOTE: Change core voltage one level at a time..
  //SetVcoreUp (0x01);
  // Initialize DCO to 12MHz  
  __bis_SR_register(SCG0);                  // Disable the FLL control loop
  UCSCTL0 = 0x0000;                         // Set lowest possible DCOx, MODx
  UCSCTL1 = DCORSEL_5;                      // Select DCO range 24MHz operation
  UCSCTL2 = FLLD_1 + 374;                   // Set DCO Multiplier for 12MHz
                                            // (N + 1) * FLLRef = Fdco
                                            // (374 + 1) * 32768 = 12MHz
                                            // Set FLL Div = fDCOCLK/2
  __bic_SR_register(SCG0);                  // Enable the FLL control loop
  // Worst-case settling time for the DCO when the DCO range bits have been
  // changed is n x 32 x 32 x f_MCLK / f_FLL_reference. See UCS chapter in 5xx
  // UG for optimization.
  // 32 x 32 x 12 MHz / 32,768 Hz = 375000 = MCLK cycles for DCO to settle
  __delay_cycles(375000);

  // Loop until XT1,XT2 & DCO fault flag is cleared
  do
  {
    UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG);
                                            // Clear XT2,XT1,DCO fault flags
    SFRIFG1 &= ~OFIFG;                      // Clear fault flags
  }while (SFRIFG1&OFIFG);                   // Test oscillator fault flag

该代码调试是可以通过的,
但是,上述代码中其他寄存器的配置都不变
我仅改动  UCSCTL4 为
UCSCTL4 |= SELA_2+SELM0+SELM1+SELS0+SELS1;      // Set ACLK = REFO MCLK =SCLK=DCOCLK =12MHz

就通过不了
 楼主| lizye 发表于 2017-8-5 23:44 | 显示全部楼层
一直在
do
  {
    UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG);
                                            // Clear XT2,XT1,DCO fault flags
    SFRIFG1 &= ~OFIFG;                      // Clear fault flags
  }while (SFRIFG1&OFIFG);                   // Test oscillator fault flag
循环中出不来,想问下大虾门是何原因?
zhaoxqi 发表于 2017-8-5 23:46 | 显示全部楼层
你在哪看到的
zhanghqi 发表于 2017-8-5 23:47 | 显示全部楼层
 楼主| lizye 发表于 2017-8-5 23:49 | 显示全部楼层
我修改时参照资料的
zhenykun 发表于 2017-8-5 23:51 | 显示全部楼层
看下你的外接晶振的啊,XT2IN /XT2OUT是需要外接高频晶振的才可起振的,在XTIN/XTOUT外接低频晶振也是可以起振的
wyjie 发表于 2017-8-5 23:53 | 显示全部楼层
所以说,楼主看下你的外部晶振是怎样接的,然后在就这程序的调试一下的,应该是可以跳出这个while循环的
yszong 发表于 2017-8-5 23:55 | 显示全部楼层

可能是硬件电路问题   晶振这一块焊接一定要注意   烙铁头停留时间不能过长   底层驱动这块   一定要选择好合适的时钟源  
dengdc 发表于 2017-8-5 23:59 | 显示全部楼层

嗯,同时在循环式注意不能出现死循环
aspoke 发表于 2017-8-7 16:36 | 显示全部楼层
低速晶振32768Hz?
232321122 发表于 2017-8-7 16:36 | 显示全部楼层
遇到问题就查找datasheet
ghuca 发表于 2017-8-7 16:37 | 显示全部楼层
晶振用的是16M晶振?还是32768Hz的晶振?
htmlme 发表于 2017-8-7 16:37 | 显示全部楼层
换个晶振试试。
soodesyt 发表于 2017-8-7 16:37 | 显示全部楼层
晶振加相匹配的电容没?
mnynt121 发表于 2017-8-7 16:38 | 显示全部楼层
P7SEL   |= 0x03;
P5SEL   |= 0x0C;
UCSCTL6 &= ~XT2OFF;
UCSCTL3 |= SELREF_0;
UCSCTL4 |= SELA__XT1CLK;                       
do{
UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + XT1HFOFFG + DCOFFG);
SFRIFG1 &= ~OFIFG;
}while (SFRIFG1&OFIFG);
UCSCTL6 &= ~XT2DRIVE0;
UCSCTL4 = SELA__XT1CLK + SELS__XT2CLK + SELM__XT2CLK;
plsbackup 发表于 2017-8-7 16:38 | 显示全部楼层
在XT2IN和XT2OUT引脚上吗?
kmzuaz 发表于 2017-8-7 16:39 | 显示全部楼层
不接外接晶振就只能用DCO了
qiufengsd 发表于 2017-8-7 16:39 | 显示全部楼层
晶振的电容也换成30P的
aspoke 发表于 2017-8-7 16:40 | 显示全部楼层
低速晶振32768Hz直接接到晶振接口上,不需要匹配电容。
232321122 发表于 2017-8-7 16:40 | 显示全部楼层
AVss脚连接的是哪里?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

852

主题

9757

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部