发新帖我要提问
12
返回列表
打印
[CPLD]

lvds时钟输出的问题!!!

[复制链接]
楼主: iampeter
手机看帖
扫描二维码
随时随地手机跟帖
21
iampeter|  楼主 | 2011-11-28 08:51 | 只看该作者 回帖奖励 |倒序浏览
clkin为50M时钟输入,DCM输出100M,再经过OBUFDS差分输出!!!
质量就是很差,谁有条件可以做一下实验!!!

使用特权

评论回复
22
xh0123456xh| | 2011-11-28 10:29 | 只看该作者
时钟芯片的可以看过来下

使用特权

评论回复
23
GoldSunMonkey| | 2011-11-28 10:53 | 只看该作者
clkin为50M时钟输入,DCM输出100M,再经过OBUFDS差分输出!!!
质量就是很差,谁有条件可以做一下实验!!!
iampeter 发表于 2011-11-28 08:51

没法检查啊。
没有仪表

使用特权

评论回复
24
mxjtracy| | 2011-12-7 12:45 | 只看该作者
DCM就可以倒向的,有90 180 270都有 自己看看吧

使用特权

评论回复
25
GoldSunMonkey| | 2011-12-7 15:15 | 只看该作者
:L他现在时说信号质量不好~

使用特权

评论回复
26
yuxhuitx| | 2011-12-12 12:54 | 只看该作者
估计是用示波器直接看查封信号的,这样看起来肯定很差;要看经过差分输入转换后的CMOS电平才行

使用特权

评论回复
27
GoldSunMonkey| | 2011-12-12 14:14 | 只看该作者
估计是用示波器直接看查封信号的,这样看起来肯定很差;要看经过差分输入转换后的CMOS电平才行
yuxhuitx 发表于 2011-12-12 12:54

应该是,肯定需要检查信号质量。

使用特权

评论回复
28
受不了你| | 2011-12-12 20:35 | 只看该作者
可以人工再加个bufg对吗?猴哥是这个意思吗?一般DCM的输出不是加个BUFG吗,然后再加差分驱动 20# GoldSunMonkey

使用特权

评论回复
29
philoman| | 2011-12-12 23:17 | 只看该作者
既然都是高速A/D了,那还不考虑专用时钟芯片?
时钟抖动与SNR的关系:SNR=20*log(1/2/pi/f/tj)
时钟路径中的任何器件都会造成抖动的增加,时钟芯片也不贵,不该省的咱不省;

使用特权

评论回复
30
lelee007| | 2011-12-13 09:38 | 只看该作者
哈哈,29L正解

使用特权

评论回复
31
GoldSunMonkey| | 2011-12-13 13:33 | 只看该作者
哈哈,29L正解
lelee007 发表于 2011-12-13 09:38

是呀是呀

使用特权

评论回复
32
iampeter|  楼主 | 2011-12-13 21:28 | 只看该作者
已经打算用硅晶振了,SiTime的SiT9102,抖动小于1PS
SiT9102.pdf (874.65 KB)

使用特权

评论回复
33
jeff-wang| | 2012-2-7 17:27 | 只看该作者
NS/TI 时钟很强,去看看吧。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则