信号通过保护电路后,进入 AD 驱动电路。由于采集装置设计的带宽为 40kHz,采集
过程中高频信号折叠到低频段,出现虚假频率成分的混叠,影响采集精度,因此设计基于
抗混叠滤波器的 AD 驱动电路,去除模拟信号中的高频混叠部分 [36-37] 。如图 3.2 所示,由
于输入信号为差分信号,AD 驱动电路设计为两路相同的抗混叠滤波电路。对 AD 驱动电
路做频带分析,通过对 AD 驱动电路仿真计算可得到波特图,如图 3.3 所示,由图可知,
3dB 带宽达到 76kHz,高于接收装置的设计带宽,通带平滑,对高频段有较高的衰减,满
足设计要求。
|
|